ブートストラップスイッチングによる断熱充電パストランジスタ論理回路の実現
スポンサーリンク
概要
- 論文の詳細を見る
本論文では, ディジタルLSIの低消費電力化を目指して, 断熱充電パストランジスタ論理(Adiabatic charging Pass-transistor Logic:APL)回路を提案する.出力段となる断熱充電回路には, 従来回路で問題となっていたトランジスタのしきい電圧によるエネルギー消費を低減できるブートストラップスイッチング技術を導入する.1.48μmCMOS製造プロセスを仮定して, インバータ回路を例に, HSPICEを用いてCMOS論理回路とのエネルギー消費量を比較した.提案回路は, 漏れ電流による消費エネルギーが支配的となる下限周波数まで解析どおり, クロック周波数に比例して消費エネルギーが減少した.下限周波数は1MHz程度であり, 下限周波数ではCMOS論理回路の2.6%の消費エネルギーで動作した.8bitのCLA(Carry Lookahead Adder)の設計では, CMOS論理回路に対してトランジスタ数, チップ面積はそれぞれ2倍, 1.5倍となったが, クロック周波数5MHzにおいて, CMOS論理回路の5%の消費エネルギーで動作することを確認した.
- 社団法人電子情報通信学会の論文
- 2001-06-01
著者
関連論文
- ブースト機能を備えた電流モード連続時間波形等化フィルタ
- 差分近似による連続時間フィルタのキャリブレーション
- AB級動作によるスイッチング雑音, クロックフィードスルーの低減
- 差分近似による連続時間フィルタのキャリブレーション
- AB級動作によるスイッチング雑音, クロックフィードスルーの低減
- 電子的に調整可能な2次低域通過特性をもつ電流ミラー
- 低電圧離散時間動作を可能にする3ステート電流メモリ
- 電子的に調整可能な2次低域通過特性をもつ電流ミラー
- 低電圧離散時間動作を可能にする3ステート電流メモリ
- ファジィ制御用ハードウエア
- Bi-CMOS構成による電流モード多値論理回路
- 電流モ-ド回路によるファジ-コントロ-ラのVLSI化の一手法
- 電流モードによる連続時間トランスバーサルフィルタの実現
- 電流モードによる連続時間トランスバーサルフィルタの実現
- 最適値探索を行うHopfieldモデルのパラメータのバラツキに対する低感度化
- 逐次ボルツマンマシン専用プロセッサへの並列遷移評価法の導入
- エネルギーリサイクル論理回路を駆動する高効率クロック電源発生回路
- エネルギーリサイクル論理回路による極低消費電力RSA暗号処理回路
- 電流モードアナログ回路のIC試作と評価
- ブースト機能を備えた電流モード連続時間波形等化フィルタ
- 電流モードアナログ回路のIC試作と評価
- ブートストラップスイッチングによる断熱充電パストランジスタ論理回路の実現
- 2値化画像処理機能を集積化したアナログVLSIの構成
- 巡回セールスマン問題を解くHopfieldネットワークの初期値依存性について
- 低電圧で動作可能な電流モード回路
- 2値画像処理機能を集積化したアナログVLSI(ビジョンチップ)の構成