斜め配線手法とRISCプロセッサコアへの適用事例
スポンサーリンク
概要
- 論文の詳細を見る
斜め方向の配線を駆使することを特徴としたSoC(System-on-Chip)設計のための配線構造、およびそれを用いたレイアウト設計手法について述べる。本手法を128bit RISCプロセッサコアに適用したところ、20%のパス遅延の改善と10%の面積縮小を達成した。
- 社団法人電子情報通信学会の論文
- 2002-05-16
著者
-
五十嵐 睦典
株式会社東芝
-
Lin Yang-trung
Simplex Solutions Inc.
-
三橋 隆
株式会社東芝半導体設計評価技術センター
-
Le Andy
ArTile Microsystems,Inc.
-
Kazi Shardul
ArTile Microsystems,Inc.
-
Fujimura Aki
Simplex Solutions,Inc.
-
Teig Steve
Simplex Solutions,Inc.
-
Le Andy
Artile Microsystems Inc.
-
Teig Steve
Simplex Solutions Inc.
-
Fujimura Aki
Simplex Solutions Inc.
-
Kazi Shardul
Artile Microsystems Inc.
-
三橋 隆
株式会社東芝
関連論文
- 可変電源電圧供給方式と2電源化方式を組み合わせた低電力技術におけるトップダウン設計手法
- 可変電源電圧供給方式と2電源化方式を組み合わせた低電力技術におけるトップダウン設計手法
- 貫通電流を考慮するトランジスタサイジング手法
- 多電源を用いた低消費電力化設計手法 (電子システムの設計技術と設計自動化)
- 斜め配線手法とRISCプロセッサコアへの適用事例
- 斜め配線手法とRISCプロセッサコアへの適用事例
- 200 MHz 128 Bit Synthesizable Core with SIMD Extension and Its Design Methodology(Special Issue on High-Performance and Low-Power Microprocessors)
- TA-1-2 LSI回路、フィジカルレベル設計の動向