CMOS VLSI回路の設計試作 (1) : マクロセルライブラリ
スポンサーリンク
概要
- 論文の詳細を見る
静岡理工科大学クリーンルームでの少量多品種LSIの展開に相応しい方式としてゲートアレイに着目して, マクロセルライブラリの開発を行った。設計したマクロセルライブラリと大規模集積システム設計教育研究センターのテストランで試作したマクロセルについてその結果を報告する。
- 1997-03-06
著者
-
福留 弘子
三栄ハイテックス(株)LSI技術課
-
藤元 聖一
静岡理工科大学電子工学科
-
波多野 裕
静岡理工科大学電子工学科
-
波多野 裕
静岡理工科大学大学院理工学研究科材料科学専攻 : 静岡理工科大学理工学部電子工学科
-
波多野 裕
静岡理工科大 理工
-
藤元 聖一
静岡理工科大学電子工学科 : (現)ヤマハ(株)半導体大阪デザインセンタ
関連論文
- CMOS VLSI回路の設計試作 (1) : マクロセルライブラリ
- VDECチップを用いたクロックレーシングフリー回路の検討
- 10進ディジタルLSI回路(2)実測結果
- C-12-4 低温動作ニューロンMOS回路の最適化
- ニューロンMOS回路の直流動作解析
- ニューロンMOS回路の低温動作解析
- サブミクロンCMOSプロセスによるマイクロプロセッサの設計
- C-12-49 ニューロンMOSマクロモデルの提案とデバイス試作
- C-12-30 DUVレーザによる多層配線0.5μmCMOSチップの加工
- CMOS VLSI回路の設計試作(4)高速化の検討
- CMOS VLSI回路の設計試作 (3) : 耐放射線回路
- CMOS VLSI回路の設計試作 (2) : フルカスタム設計
- ナノ秒6トランジスタCMOSスタティックRAMの設計試作(2)回路設計
- ナノ秒6トランジスタCMOSスタティックRAMの設計試作(1)メモリ・セルと光ビーム照射実験
- 10進ディジタルLSI回路(1)回路設計