プロセッサ内蔵ROMにおける高速化の検討
スポンサーリンク
概要
- 論文の詳細を見る
近年、携帯機器向けに開発されるプロセッサに内蔵されるメモリには高速・低消費電力動作が要求されている。今回、インバータをセンスアンプとする同期型ROMにおいて、センスアンプ閾値にチャージ電位を近づけ高速化する回路について検討したので報告する。
- 社団法人電子情報通信学会の論文
- 1996-03-11
著者
-
樋口 崇
三菱電機株式会社システムLSI事業化推進センター
-
西田 孝一
三菱電機エンジニアリング
-
樋口 崇
三菱電機 マイコン・asic事業統括部
-
樋口 崇
三菱電機株式会社システムlsi開発研究所
-
石川 和幸
三菱電機株式会社システムLSI開発研究所
-
西田 孝一
三菱電機株式会社システムLSI開発研究所
関連論文
- FPGAプロトタイピングを活用した高性能マイクロコンピュータ"M32R"の開発
- FPGAプロトタイピングを活用した高性能マイクロコンピュータ"M32R"の開発
- FPGAプロトタイピングを活用した高性能マイクロコンピュータ"M32R"の開発
- ハーフレート音声コーデック対応低消費電力16ビット固定小数点DSP
- プロセッサ内蔵ROMにおける高速化の検討
- DRAM内蔵マイクロプロセッサの開発状況