「高周波アナログ集積回路の解析・設計技術調査専門委員会」活動報告(シミュレーション技術)
スポンサーリンク
概要
著者
関連論文
-
連続時間バンドパスΔΣAD変調器のQ値とループ遅延の影響(アナログ信号処理)
-
素子値の広がりを低減したIF用狭帯域通過フィルタの試作と評価
-
遺伝的アルゴリズムを用いた線形位相IF用狭帯域通過フィルタの設計
-
RFサンプリング連続時間バンドパスΔΣAD変調器アーキテクチャの検討
-
1-327 コアリッションによる工学教育の相乗的改革(第9報) : 2006年度取組(口頭発表論文,(4)技術者倫理教育-IV/(15)工学教育システムの個性化・活性化-I)
-
ディジタル・アナログ混載システムにおける適応フィルタを用いたディジタル雑音低減の一方法
-
少量ハードウェア タイムデジタイザ回路
-
テクノロジーの未来を考える : 次世代テクノロジーの進化を支えるキーポイント
-
65nm CMOSでの分周回路の検討
-
群馬県のアナログ技術者育成の取り組み
-
基板雑音を打ち消す信号を点状の領域へ注入する雑音低減回路
-
広範囲に分布するディジタル回路で発生する基板雑音の打消し回路(アナログ信号処理)
-
Nauta のOTAを用いた高周波Gm-Cバンドパスフィルタの検討
-
分割テール電流源を用いた演算増幅器による帰還形トラックアンドホールド回路
-
回路応答の統計量の高速推定
-
変成器と一種類のトランジスタで構成したEER送信機用包絡線信号増幅回路の線形性解析
-
微細プロセス向け高精度・低消費電力なパイプライン型ADCの構造
-
A-4-44 ARモデルに基づいた楽器の特徴量抽出(A-4. 信号処理,一般セッション)
-
C-12-59 信号分割手法に基づくパイプライン型ADCの高精度化の検討(ADC,C-12.集積回路,一般セッション)
-
MOSトランジスタを分割することで熱雑音を低減した増幅回路
-
信号分割手法を適用したパイプライン型ADCの小容量構成
-
2次ΔΣADCに対する利得可変積分回路の適用
-
複素極を有するダイレクトサンプリングミキサによる通過域端特性の改善
-
信号分割手法に基づき基板雑音と歪みを同時に低減するためのフィルタ構成
-
有極低域通過特性を有する低感度ダイレクトサンプリングミキサ
-
広いディジタル回路領域に対応した基板雑音の打ち消し回路
-
利得可変積分回路を用いたΔΣADCにおける内部雑音の解析
-
有極ログドメインフィルタの合成手法とシラビックコンパンディング技術の適用
-
0.8V広ダイナミックレンジCMOSシラビックコンパンディングログドメインフィルタの試作と評価
-
信号分割手法によりDNLを低減したアナログ・ディジタル変換回路の構成
-
素子値の不整合により発生するイメージを低減する複素スイッチトキャパシタフィルタの構成(アナログ回路技術ショートノート-アナログ回路技術の創造と伝承を目指して-)
-
C-12-44 TVチューナ用ADPLLの検討(C-12.集積回路,一般セッション)
-
リング発振器を用いたデジタルPWM発生回路
-
電源回路で用いられるカレントミラー回路の精度向上手法の提案
-
発振を利用したアナログフィルタのテスト・調整
-
低域通過フィルタの挿入によりジッタの影響を低減した連続時間型〓ΔA-D変換器の一構成法
-
MRCの拡張とその応用
-
2種類の周波数特性を有する能動フィルタの一構成法とそのモノリシック集積化
-
単位利得バッファを用いたSC増幅回路における素子数およびオフセットの低減
-
方形波参照信号を用いた連続時間系フィルタの自動調整システム
-
低電圧CMOSコンパンディングログドメイン積分回路の全探索による最適設計法 (アナログ要素回路)
-
低電圧下における直流利得を改善したCMOSログドメイン積分回路
-
温度に対する周波数特性変動を低減したCMOSログドメイン積分回路
-
温度に対する周波数特性変動を低減したCMOSログドメイン積分回路(アナログ・デジアナ・センサ,通信用LSI)
-
NTSC信号用多次元輝度/色信号分離フィルタの構成とその実験的検証
-
FIRフィルタの積和演算におけるCarry先送り
-
信号語分割フィルタの最小出力誤差の解析的推定
-
信号語の複数分割によるFIRディジタルフィルタの出力誤差の最小化
-
信号語の複数分割によるFIRディジタルフィルタの出力誤差の最小化
-
信号語の複数分割によるFIRディジタルフィルタの出力誤差の最小化
-
FIRディジタルフィルタの量子化誤差の周波数領域解析とその最小化
-
両軸異タップ数による2次元最大平たんダイヤモンド型ハーフバンド FIR フィルタの設計
-
メモリアドレッシングの最適化とDSPコード自動生成
-
リープフログ形振幅可変遅延平坦フィルタの一構成法
-
任意の伝達関数を実現でき整合点で振幅感度がゼロとなるT縦続接続構成ウェーブディジタルフィルタ
-
平衡型低電圧スイッチトキャパシタ双一次積分回路の一構成
-
平衡型MOSアナログ回路における線形浮遊抵抗対の等価構成とその応用(電子回路)
-
ガードリングと接地領域の形状による基板雑音の低減効果の検討
-
OTAの Rail-to-Rail 化手法の提案
-
「電子回路の実践的教育プログラム調査専門委員会」調査報告
-
逐次比較近似ADCコンパレータ・オフセット影響の冗長アルゴリズムによるディジタル補正技術(電子回路)
-
ACT-1-3 デジタルアシスト・アナログRFテスト技術 : サブ100nmミックストシグナルSoCテストの考察(ACT-1.サブ100nm時代のCMOSアナログ技術,チュートリアルセッション,ソサイエティ企画)
-
ACT-1-3 デジタルアシスト・アナログRFテスト技術 : サブ100nmミックストシグナルSoCテストの考察(ACT-1.サブ100nm時代のCMOSアナログ技術-,チュートリアルセッション,ソサイエティ企画)
-
トランスコンダクタンスパラメータに依存しないOTAを用いた Rail-to-Rail OTA の構成法
-
GaAs MESFET差動回路の歪みの一低減法
-
n-MOSトランジスタで構成されるOTAの実現
-
並列RCフィルタを用いたADCの性能評価
-
世界最速スパコンより1000倍速くナノより小さい分子コンピュータ
-
MOSトランジスタを分割して熱雑音を低減した増幅回路の最適設計
-
内部雑音による比較器の誤判定を修正できる小規模逐次比較型ADC変換回路
-
「高周波アナログ集積回路の解析・設計技術調査専門委員会」活動報告(回路設計)
-
「高周波アナログ集積回路の解析・設計技術調査専門委員会」活動報告(シミュレーション技術)
-
通過域で平たんかつ阻止域で等リプルに振幅特性を近似するRCポリフェーズフィルタの設計法(アナログ信号処理)
-
集積化ウェーブフィルタにおける寄生容量の影響の低減
-
平衡型回路における線形浮遊抵抗対のMOSトランジスタによる等価構成
-
電流入出力ウェーブフィルタにおける寄生容量の影響の低減
-
等リプル特性を有するRCポリフェーズフィルタの素子値設計
-
コンパンディング積分器における圧縮, 伸張関数の選択法
-
ウェーブシミュレーションに基づく有極低域通過フィルタ
-
デジタル制御E級電力増幅器の検討
-
多相整流方式により制御した低歪み正弦波発振回路の検討
-
デルタシグマ変調を用いたDC-DC変換器制御の検討
-
新構成AC-DC変換回路の検討
-
自己校正・自己診断機能を備えたタイムデジタイザ回路
-
PWMインバータの電力効率を向上する寄生容量中和回路
-
CMOSFETを用いた電流帰還型Companding積分器の伸長関数の一般化と構成法の提案
-
高次圧縮伸長関数を用いた電圧帰還型 companding 積分器の構成
-
MOSFETを用いた高次電圧-電流変換の一般化に関する一考察
-
CMOS-OTAの線形化に関する一提案
-
チャージポンプを用いた単一インダクタ正負2出力DC-DCコンバータに関する研究
-
65nm CMOS周波数変換器における線形性改善方法の提案
-
電源電圧0.8Vで動作させる10bit逐次比較型ADCの試作回路における雑音の影響
-
TVチューナ用完全ディジタルPLL回路-広帯域化の検討
-
TVチューナ用完全ディジタルPLL回路-システムの観点から
-
連続時間フィードフォワード・シグマデルタ変調器によるDC-DC変換器の制御
-
単一インダクタ2出力DC-DCコンバータの制御切換方式の一提案
-
低歪み信号発生用DA変換器アーキテクチャ
-
部品点数を低減した直接AC-DC変換器
-
連続時間アナログフィルタのディジタル自動調整法の一提案
-
SIDO DC-DC Converter の制御回路の低消費電力化の実現
もっと見る
閉じる
スポンサーリンク