スポンサーリンク
Necシステムipコア研究所 | 論文
- 新時代におけるマルチコア戦略(マイクロアーキテクチャ,集積回路とアーキテクチャの協創〜どう繋ぐ?どう使う?マルチコア〜)
- 故障の自己検出・自律的再構成が可能なプログラマブル論理回路
- 組込み向けマルチコアプロセッサMPCoreを用いた応答性/機能性両立環境評価 : 制御処理と情報処理の融合にむけて(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- Eclipse上に実装した組込みシステムのコード品質解析システム(SoC・解析,組込技術とネットワークに関するワークショップETNET2008)
- 位相比較機能を有する6Gbps動作のCMOS DEMUXモジュール
- CT-4-2 携帯電話向けSoC M2における高性能・低消費電力技術(CT-4. 次世代携帯端末を支える技術,チュートリアルセッション,ソサイエティ企画)
- CDT-1-4 SIMD/MIMD動的切替え型プロセッサIMAPCAR2による動画像認識処理(CDT-1.「五感」情報処理 : アプリケーションの展望,チュートリアルセッション,ソサイエティ企画)
- ダイナミック協働型ドライブ技術を用いた双方向バスリピータの自動方向制御方式(VLSI回路,デバイス技術(高速,低電圧,低電力))
- DT-1 産業を支えるコンピュータ・システム技術(DT-1.産業を支えるコンピュータ・システム技術,チュートリアルセッション,ソサイエティ企画)
- CDT-1-4 SIMD/MIMD動的切替え型プロセッサIMAPCAR2による動画像認識処理(CDT-1.「五感」情報処理:アプリケーションの展望,チュートリアルセッション,ソサイエティ企画)
- コンフィギュラブルプロセッサの命令セット拡張に対応したGCCの自動生成
- ソフトウェア開発環境自動構築ツールArchCのVLIW拡張(プロセッサ向け最適化と開発環境,FPGA応用及び一般)
- 動的再構成プロセッサDRPを用いた関数オフローダの試作(FPGAとその応用及び一般)
- B-5-57 TDDシステムにおけるQRD-RLSを用いた双方向固有モードMIMOの効果的な送受信ウェイト制御(B-5.無線通信システムA(移動通信),一般セッション)
- 組込みマルチコアプロセッサ向けH.264ビデオデコーダの並列化(超高速モバイル通信時代のマルチメディアアプリケーション及び一般-((AVM)画像符号化,通信,ストリーム技術,及び一般/(MoMuC)パーソナルマルチメディア,モバイルP2P,モバイルコンテンツ))
- ダイナミック協働型ドライブ技術を用いた双方向バスリピータの自動方向制御方式(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 狭幅選択MOVPEを用いたAlGaInAs-MQW構造10Gb/s非温調EA変調器集積光源(超高速・大容量光伝送処理,デバイス技術,及び一般)
- 狭幅選択MOVPEを用いたAlGaInAs-MQW構造10Gb/s非温調EA変調器集積光源(超高速・大容量光伝送処理,デバイス技術,及び一般)
- C-12-8 0.13μmCMOS5Gbps×20chトランシーバLSI(1)TX
- 動的再構成プロセッサDRPを用いた関数オフローダの試作(FPGAとその応用及び一般)
スポンサーリンク