スポンサーリンク
Hitachi Ltd. Central Research Laboratory | 論文
- CS-3-5 Transmitter Architectures for Mobile Phone Applications(CS-3. 超高速・高周波デバイス・回路・モジュールのための高密度Jisso技術, エレクトロニクス1)
- D-12-38 Frequency Plan for GSM/DCS1800 Dual-band Direct-conversion Radio
- Score-Level Fusion of Phase-Based and Feature-Based Fingerprint Matching Algorithms
- A Bead-Alignment Device with a Bead-Sized Microchamber on a Rotating Cylinder for Fabrication of a Miniaturized probe Array (BIOCHEMICAL ENGINEERING)
- Rapid Multiplex Single Nucleotide Polymorphism Genotyping Based on Single Base Extension Reactions and Color-Coded Beads
- SC-11-8 分子コンピューティング集積回路のための多チャンネルポテンショスタットの試作(SC-11.新概念VLSI : 先進アーキテクチャ,新回路,デバイス技術)
- A Redox Microarray : An Experimental Model for Molecular Computing Integrated Circuits(New System Paradigms for Integrated Electronics)
- チャネル多重化Slotted ALOHA方式の検討
- Syntheses of Potential Metabolites of a Potent к-Opioid Receptor Agonist, TRK-820
- Rational Drug Design and Synthesis of a Highly Selective Nonpeptide δ-Opioid Agonist, (4aS^*, 12aR^*)-4a-(3-Hydroxyphenyl)-2-methyl-1,2,3,4,4a, 5,12,12a-octahydropyrido[3,4-b]acridine (TAN-67)
- DISCOVERY OF A STRUCTURALLY NOVEL OPIOID K-AGONIST DERIVED FROM 4,5-EPOXYMORPHINAN
- 冗長数系に基づく高速加算器の最適設計(ハードウェア/ソフトウェア設計技術, 信号処理, LSI, 及び一般)
- 冗長数系に基づく高速加算器の最適設計(ハードウェア/ソフトウェア設計技術, 信号処理, LSI, 及び一般)
- 冗長数系に基づく高速加算器の最適設計(ハードウェア/ソフトウェア設計技術, 信号処理, LSI, 及び一般)
- 算術アルゴリズム記述言語を用いた乗算器モジュールジェネレータの構築(アルゴリズム)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- 算術アルゴリズム記述言語を用いた乗算器モジュールジェネレータの構築(アルゴリズム)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 算術アルゴリズム記述言語を用いた乗算器モジュールジェネレータの構築(アルゴリズム)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 算術アルゴリズム記述言語を用いた乗算器モジュールジェネレータの構築(アルゴリズム)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- Counter Tree Diagramに基づく冗長加算器の系統的設計手法 : 冗長2進加算器設計の例(演算回路)(システムLSIの設計技術と設計自動化)
- A-3-10 Counter Tree Diagram に基づく冗長2進加算器の設計(A-3. VLSI設計技術)
スポンサーリンク