スポンサーリンク
湘南工科大学工学部情報工学科 | 論文
- 独立したゲートを持つスタック型3次元トランジスタによるシステムLSIの設計法(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 手術室内患者誤認防止への応用を前提としたバッテリレス長波帯RFIDタグの工学的評価
- Orthogonalized Steepest Descent Method for Solving Nonlinear Equations
- 回路シミュレータ開発支援ツールASSISTを利用したニューラルネットワークの時空間パターン解析システム
- 相互結合網におけるデッドロック回復方法の分類
- システムLSI の低消費電力化, 高密度化の現状と将来展望
- Some F(3) type structures in the decomposable Riemannian space
- 分散オブジェクト技術 CORBA における LAN アクセス方式の評価法の検討
- 三次元型トランジスタを用いた各種回路構成の論理回路のパターン面積の縮小効果の検討
- MOSダブルゲート/CNTトランジスタを用いた再構成可能な論理回路のパターン面積の検討
- 低消費電力型デバイスを用いたシステムLSIの設計法(ゲート絶縁薄膜,容量膜,機能膜及びメモリ技術)
- 3次元型トランジスタを用いた各種回路構成の論理回路のパターン面積の縮小効果の検討(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 3次元型トランジスタを用いた各種回路構成の論理回路のパターン面積の縮小効果の検討(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 平面型トランジスタ,SGTを用いたスタンダードセルのパターン面積の比較検討(低電圧/低消費電力技術,新デバイス・回路とその応用)
- MOSダブルゲート/CNTトランジスタを用いた再構成可能な論理回路のパターン面積の検討(低電圧/低消費電力技術,新デバイス・回路とその応用)
- MOSダブルゲート/CNTトランジスタを用いた再構成可能な論理回路のパターン面積の検討(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 平面型トランジスタ,SGTを用いたスタンダードセルのパターン面積の比較検討(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 相変化チャネルトランジスタを用いた積層型NOR PRAMの設計(ゲート絶縁薄膜,容量膜,機能膜及びメモリ技術)
- The Prediction of Future Order Statistics from Weibull or Extreme-Value Distribution Using the Probability Paper
- Honsberger's algorithm for one-dimensional tilings with a three-set
スポンサーリンク