スポンサーリンク
湘南工科大学工学部情報工学科 | 論文
- 独立したゲートを持つスタック型3次元トランジスタを用いたシステムLSIの高密度設計法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 保測変換群の混合性に関する作用素代数論的解析
- ゲーム理論とエントロピー解析学(数理計画モデルにおける最適化理論)
- 状態の複雑さに関する解析学的研究(進化の力学への場の理論的アプローチ,研究会報告)
- 状態の複雑さに関する解析学的研究(基研長期研究計画「進化の力学への場の理論的アプローチ」報告,研究会報告)
- Shot noise に関する Campbell の定理について
- いわゆる「ウィーナー・ヒンチンの公式」とパワースペクトルについて
- D-6-6 タプル空間を用いた並列処理における通信の集中を抑える仕組み(D-6.コンピュータシステムA(アーキテクチャ),一般セッション)
- ニューラルネットワークによるリミットサイクル発生器の設計とその解析
- ニューラルネットワークによるリミットサイクル発生器の設計法
- 回路シミュレータ開発支緩ツールASSISTを利用したニューラルネットワークの時空間パターン解析システム
- 3値ニューロンの環状結合系におけるリミットサイクルに関する一考察
- 2トランジスタ型メモリセルを用いた積層方式NAND構造FeRAMの設計法
- ニューラルネットワークの時空間パターン解析用シミュレータ
- 3次元型トランジスタFinFETを用いたDTMOS(FinFET型DTMOS)によるシステムLSIの高密度設計法 : パターン面積の縮小効果の見積もり(ナノエレクトロニクス,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 3次元型トランジスタFinFETによるLSIの高密度設計法 : CMOSセルライブラリを用いたパターン面積の縮小効果の検討(ナノエレクトロニクス,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 3次元型トランジスタFinFETを用いたDTMOS(FinFET型DTMOS)によるシステムLSIの高密度設計法 : パターン面積の縮小効果の見積もり(ナノエレクトロニクス, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 3次元型トランジスタFinFETによるLSIの高密度設計法 : CMOSセルライブラリを用いたパターン面積の縮小効果の検討(ナノエレクトロニクス, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 3次元型トランジスタFinFETを用いたシステムLSIの高密度設計法 : パターン面積の縮小効果の見積もり(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)
- 3次元型トランジスタFinFETを用いたシステムLSIの高密度設計法 : パターン面積の縮小効果の見積もり(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)
スポンサーリンク