スポンサーリンク
中央大学 大学院 理工学研究科 情報工学専攻 | 論文
- CMOS論理ゲートの貫通電流による消費電力とその低減技術
- CMOSディジタル集積回路の低消費電力技術 : 充放電・貫通電流による消費電力の解析とリーク電流削減回路
- CMOSディジタル集積回路の低消費電力技術 : 充放電・貫通電流による消費電力の解析とリーク電流削減回路
- CMOS論理回路の充放電電流および貫通電流による消費電力の解析
- 低電力、高速、小形、0.13-μm CMOS平方根回路
- 低電力、高速、小形、0.13-μmCMOS平方根回路
- 低電力、高速、小形、0.13-μm CMOS平方根回路
- C-12-37 動的制御可能なDC/DC変換回路と0.13μm-CMOS SRAMへの応用
- C-12-15 待機時消費電力を削減した0.13μm-CMOS平方根・除算回路
- C-10-10 DC/DC変換回路を適用した0.25μm-HEMT低電力8:1MUX・1:8DEMUX
- C-12-16 桁上げ選択形0.13μm-CMOS差分絶対値和回路
- ブロックマッチングの停止条件を適応的に設定する高速動きベクトル検出アルゴリズムの開発(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)
- C-12-17 カウンタ形0.13μm-CMOS差分絶対値和回路
- 低電力90-nm CMOS SRAMの開発(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 低電力90-nm CMOS SRAMの開発(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 動作マージンを拡大した低電力・低リーク90-nm CMOS SRAM (コンシューマエレクトロニクス)
- AS-2-4 低消費電力・低リーク電流90-nm CMOS平方根回路の開発(AS-2. ASPLA 90nmを用いたVLSIの研究開発,シンポジウム)
- C-12-12 スケーリング法を用いた基数4および基数8SRT除算回路
- SC-11-9 高速・低電力CMOS LSIに向けた動的制御可能な電圧レベル変換回路(SVL)(SC-11.新概念VLSI : 先進アーキテクチャ,新回路,デバイス技術)
- 待機時、動作時電圧レベルを適応的に可変する電圧レベル変換(SVL)回路を適用した高速・低電力SRAMの設計・試作・評価(システムオンシリコン設計技術並びにこれを活用したVLSI)