スポンサーリンク
シャープ(株)IC天理事業本部 超LSI開発研究所 | 論文
- SOI構造におけるゲート酸化膜のプロセスチャージングによる劣化メカニズム
- 低電圧駆動・高性能ASICを実現する0.35μm CMOS/SOI技術
- 低電圧駆動・高性能ASICを実現する0.35μm CMOS/SOI技術
- 低電圧駆動・高性能ASICを実現する0.35μm CMOS/SOI技術
- 0.35μmシャローSIMOX/CMOSプロセスインテグレーション
- 完全空乏動作シャローSIMOX/CMOSトランジスタ技術
- 高速・低消費電力性能を実現する0.35μmシャローSIMOX/CMOS技術