大塚 伸朗 | (株)東芝SoC研究開発センター
スポンサーリンク
概要
(株)東芝SoC研究開発センター | 論文
- A 32Mb Chain FeRAM with Segment Stitch Array Architecture
- 可変リファレンス回路とダブルワード線パルス回路を搭載した3V動作1T1C型1Mビット強誘電体メモリ
- 基板電位制御SOI技術を用いた0.5V、200MHz動作32ビットALUの設計
- 基板電位制御SOI技術を用いた0.5V, 200MHz動作32ビットALUの設計
- 基板電位制御SOI技術を用いた0.5V, 200MHz動作32ビットALU