及川 恒平 | (株)東芝セミコンダクター社SoC研究開発センター新規メモリ設計技術開発部
スポンサーリンク
概要
関連著者
-
白武 慎一郎
株式会社東芝セミコンダクター社半導体研究開発センター
-
穂谷 克彦
株式会社東芝セミコンダクター社半導体研究開発センター
-
白武 慎一郎
(株)東芝セミコンダクター社
-
高島 大三郎
(株)東芝セミコンダクター社
-
及川 恒平
(株)東芝セミコンダクター社SoC研究開発センター新規メモリ設計技術開発部
-
穂谷 克彦
(株)東芝セミコンダクター社SoC研究開発センター新規メモリ設計技術開発部
-
ヨアヒム ハンス・オリバー
(株)インフィニオンテクノロジーズジャパン
-
高島 大三郎
(株)東芝セミコンダクター社半導体研究開発センター
-
Joachim H.O.
(株)インフィニオンテクノロジーズジャパン
-
竹内 義昭
株式会社東芝セミコンダクター社
-
宮川 正
株式会社東芝セミコンダクター社半導体研究開発センター
-
荻原 隆
株式会社東芝セミコンダクター社半導体研究開発センター
-
宮川 正
(株)東芝セミコンダクター社
-
竹内 義昭
(株)東芝SoC研究開発センター
-
荻原 隆
(株)東芝SoC研究開発センター
-
鴨志田 昌弘
(株)東芝SoC研究開発センター
-
ヨアヒム ハンス・オリバー
Infenion Technologies Japan K. K.
-
レーム ノルベルト
Infenion Technologies Japan K. K.
-
ボールファールト ヨルグ
Infenion Technologies Japan K. K.
-
ヤーコブ ミヒャエル
Infenion Technologies Japan K. K.
-
レール トマス
Infenion Technologies Japan K. K.
-
鴨志田 昌弘
(株)東芝 研究開発センター 先端半導体デバイス研究所
-
高島 大三郎
(株)東芝セミコンダクター&ストレージ社半導体研究開発センター
著作論文
- Bitline/Plateline Reference-Level-Precharge Scheme for High-Density ChainFeRAM(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- A 32Mb Chain FeRAM with Segment Stitch Array Architecture
- Bitline/Plateline Reference-Level-Precharge Scheme for High-Density ChainFeRAM(VLSI回路, デバイス技術(高速, 低電圧, 低電力))