吉永 努 | 宇都宮大学
スポンサーリンク
概要
関連著者
-
吉永 努
宇都宮大学
-
馬場 敬信
宇都宮大学
-
吉永 務
宇都宮大学工学部
-
吉永 努
宇都宮大学工学部
-
馬場 敬信
宇都宮大学工学部情報工学科
-
大津 金光
宇都宮大学
-
大津 金光
宇都宮大学工学部情報工学科
-
大津 金光
宇都宮大学大学院工学研究科
-
大津 金光
宇都宮大
-
吉永 努
電気通信大学情報システム学研究科
-
吉永 努
電気通信大学大学院
-
岩本 善行
宇都宮大学サテライト・ベンチャー・ビジネス・ラボラトリ
-
岩本 善行
宇都宮大学工学部
-
林 匡哉
宇都宮大学工学部
-
堀田 真貴
宇都宮大学工学部
-
堀田 真貴
宇都宮大学工学部情報工学科
-
荒井 正之
帝京大学理工学部情報科学科
-
竹谷 史生
宇都宮大学工学部
-
阿部 大輝
宇都宮大学工学部:(現)株式会社日立製作所
-
荒井 正之
帝京大学理工学部
-
古川 文人
宇都宮大学
-
古川 文人
帝京大学ラーニングテクノロジー開発室
-
岩崎 理典
宇都宮大学工学部
-
茂木 久
東芝総合研究所
-
澤田 康雄
株式会社アイシーエス
-
澤田 東
日本電気株式会社
-
阿部 大輝
宇都宮大学工学部
-
月川 淳
宇都宮大学大学院工学研究科情報システム科学専攻
-
佐々木 昌
宇都宮大学工学部情報工学科
-
中村 さゆり
宇都宮大学工学部
-
土屋 竜太
宇都宮大学 工学部 情報工学科
-
浜田 正泰
宇都宮大学工学部
-
茂木 久
宇都宮大学工学部
-
寺岡 孝司
宇都宮大学工学部
-
濱田 正泰
宇都宮大学工学部
-
古谷 泰重
宇都宮大学工学部
-
古谷 泰重
宇都宮大学工学部情報工学科
-
南斉 清巳
小山工業高等専門学校
-
田口 弘史
(株)日立製作所ソフトウェア開発本部
-
鈴木 充
宇都宮大学工学部
-
斎藤 宣人
宇都官大学工学部
-
田口 弘史
宇都宮大学
-
南斉 清巳
小山高専
-
Numprasertchai Somchai
Department Of Computer Engineering Kasetsart University
-
澤田 康雄
宇都宮大学工学部
-
廣田 守
ソニーシステムデザイン株式会社
-
月川 淳
宇都宮大学
-
澤田 東
宇都宮大学工学部情報工学科
-
山口 喜教
電子技術総合研究所情報アーキテクチャ部
-
加賀谷 学
宇都宮大学工学部
-
渡辺 健太郎
宇都宮大学工学部
-
竹中 史生
宇都宮大学工学部
-
菅原 幸子
宇都宮大学 工学部
-
ムテンダ ローレンス
東京大学生産技術研究所
-
山口 善教
電子技術総合研究所
-
齋藤 宣人
株式会社日立製作所エンタープライズサーバ事業部
-
Numprasertchai Somchai
Department of Computer Engineering, Kasetsart University
-
岩本 吉史
宇都宮大学工学部
-
山口 喜教
電子技術総合研究所
-
足立 涼子
宇都宮大学工学部
-
阿部 大輝
株式会社日立製作所
-
津田 康雄
宇都宮大学工学部
-
廣田 守
宇都宮大学工学部情報工学科
-
半田 靖彦
宇都宮大学工学部
-
吉成 渉
宇都宮大学工学部
-
古田 貴寛
宇都官大学工学部
-
Numprasertchai Somchai
宇都宮大学工学部
-
李 建民
江西大学
-
古田 貴寛
宇都宮大学工学部情報工学科
-
斎藤 宣人
宇都宮大学工学部情報工学科
-
川瀬 賢二
宇都宮大学工学部情報工学科
著作論文
- 並列計算機ノードのシステムオンチップ化とその性能
- 3H-3 システムオンチップ化ノードで構成する並列計算機の初期的検討
- 1H-7 FPGAを用いた手書き漢字認識ニューラルネットの認識率に関する考察
- 自己組織化学習アルゴリズムのFPGAシステムによる高速化
- 自己組織化学習アルゴリズムのFPGAシステムによる高速化
- 自己組織化学習アルゴリズムのFPGAシステムによる高速化
- FPGAを用いた手書き漢字認識ニューラルネットのハードウェア支援
- 並列オブジェクト指向言語A-NETLのプログラミング支援環境
- Recover-x適応ルーティング(並列処理)
- 並列デッドロック回復ルータRecover-xの性能評価
- RTL設計による並列計算機ルータの評価
- 2H-8 逐次コードにおける複数パス投機実行のためのスレッド生成
- 並列オブジェクト指向言語A-NETLによる英文解釈プログラム記述
- 並列オブジェクト指向トータルアーキテクチャ A-NET のためのトポロジ独立なルータの構成
- 並列オブジェクト指向トータルアーキテクチャA-NET : ルータの構成
- 並列オブジェクト指向トータルアーキテクチャA-NET : ハードウェアの設計方針
- MPIとマルチスレッドによる静的タイミング解析の並列処理
- MPIとマルチスレッドによる静的タイミング解析の並列処理
- WSクラスタを用いた並列論理回路タイミング解析の高速化
- 並列オブジェクト指向言語A-NETLの実現とその評価
- 受信メッセージ予測法における予測方式の検討
- 2000-ARC-139-13 異なるプラットフォームにおける受信メッセージ予測法の性能評価
- A-NETマルチコンピュータにおける仮想時間を用いた性能評価法とその実現 (並列処理)
- 3F-4 複数プラットフォーム上での受信メッセージ予測法の評価
- 受信メッセージ予測法によるノード間通信の高速化 : 予測方式の検討
- メッセージ転送処理の高速化法とその評価(並列処理)
- A-NETマルチコンピュータのシステム性能評価
- 受信メッセージ予測によるユーザプログラムの実行性能
- 受信予測によるメッセージ転送処理の高速化
- 並列オブジェクト指向トータルアーキテクチャA-NET : PEの実装設計
- 並列オブジェクト指向トータルアーキテクチャA-NET : PEにおけるマイクロプログラムの作成とその評価
- A-NETマルチコンピュータにおける適応型ルータの通信性能
- 並列オブジェクト指向トータルアーキテクチャA-NETのシミュレータ
- 並列オブジェクト指向トータルアーキテクチャA-NETのプログラムデバッグ方式
- 言語レベルからみたA-NETマルチコンピュータのメッセージパッシング性能
- 複数パス投機実行モデルの有効性の検証
- 適応ルータの出力チャネル選択における優先次元指定の効果 (並列処理)
- 3H-9 HDL設計に基づくRecover-x適応ルータの評価
- 3H-8 Recover-x : 2次元トーラス用並列デッドロックリカバリ方式の提案
- JSPP'97参加報告
- シェアドナシング並列OODBMSにおける並列ナビゲーションのパフォマンス評価
- 並列オブジェクト指向トータルアーキテクチャA-NET : PEのアーキテクチャ
- 並列オブジェクト指向トータルアーキテクチャA-NETにおけるPEのハードウェア構成
- 並列オブジェクト指向言語A-NETLの言語処理系
- 並列オブジェクト指向トータルアーキテクチャA-NET : ルータハードウェアの簡単化とメッセージ交換の高速化
- 並列オブジェクト指向言語A-NETLへの実行順序制御機構の導入と実行性能の改善
- MIMD並列計算機の性能評価法
- 並列オブジェクト指向トータルアーキテクチャA-NET : ノードプロセッサの実装とその評価
- 並列オブジェクト指向言語A-NETLの高並列計算機への実装
- HDL設計に基づく並列計算機ルータの評価
- 並列オブジェクト指向言語A-NETLのワークステーションクラスタヘの実装
- 並列オブジェクト指向トータルアーキテクチャA-NET : ホスト・ノード間結合とハードウェアデバッガ
- 投機的マルチスレッド処理の一手法
- 並列オブジェクト指向言語A-NETLのイベントベースデバッギングシステム
- 並列オブジェクト指向言語A-NETLデバッギングシステムの構築
- 半速法によるMIMDマルチコンピュータの性能評価
- NTクラスタ環境におけるメッセージ通信とオブジェクト管理の実現
- 並列オブジェクト指向言語A-NETLのWindows NTマシンクラスタへの実装
- 並列オブジェクト指向トータルアーキテクチャA-NET : ルータの設計
- 並列オブジェクト指向トータルアーキテクチャA-NETのノードプロセッサ
- トポロジカルなプログラミングが可能な並列オブジェクト指向言語A-NETL
- A-NET並列オブジェクト指向計算機のオペレーティングシステム
- 並列オブジェクト指向トータルアーキテクチャA-NETの開発方針
- 並列オブジェクト指向トータルアーキテクチャA-NETにおける言語とアーキテクチャの統合