三浦 守 | 岩手大学
スポンサーリンク
概要
関連著者
-
三浦 守
岩手大学
-
恒川 佳隆
岩手大学工学部
-
三浦 守
岩手大学工学部
-
日野杉 充希
岩手大学
-
恒川 佳隆
岩手大学工学
-
日野杉 充希
岩手大学工学部
-
恒川 佳隆
岩手大学大学院工学研究科
-
齋藤 正人
新潟大院
-
恒川 佳隆
岩手大学 工学部
-
齊藤 正人
岩手大学工学部
-
日野杉 充希
岩手大学 工学部
-
恒川 佳隆
岩手大学
-
三浦 守
岩手大
-
虻川 勝己
岩手大
-
高橋 強
地方独立行政法人岩手県工業技術センター
-
高橋 強
岩手県立産業技術短期大学校
-
虻川 勝己
岩手大学工学部情報工学科
-
野崎 剛
岩手大学工学部
-
豊田 真嗣
岩手大学工学部
-
岩脇 充
岩手大学工学部
-
三浦 守
岩手大学 工学部
-
海野 啓明
仙台電波高専
-
海野 啓明
仙台高専
-
千葉 則茂
岩手大学工学部情報システム工学科
-
村岡 一信
仙台電子専門学校
-
千葉 晃司
岩手大学工学部
-
青木 富雄
東北大学
-
千葉 則茂
岩手大学
-
青木 富雄
ソニー(株)
-
三浦 守
岩手大学工学部情報工学科
-
齋藤 正人
岩手大学工学部情報工学科
著作論文
- ハーフメモリアルゴリズムに基づく分散演算形LMS適応フィルタの高性能アーキテクチャ
- 分散演算によるマルチプライヤレスLMS適応フィルタの高性能VLSIアーキテクチャ
- FADDEEVAアルゴリズムに基づく滞在時間最小型カルマンフィルタのVLSIアーキテクチャ
- CGのためのFFTによる高速補間法
- 高スループット形FIRフィルタの滞在時間最小化VLSIアーキテクチャ
- 滞在時間を考慮した高次FIRフィルタの高速・低消費電力形アーキテクチャ
- 制御向き状態空間ディジタルフィルタ用高性能VLSIプロセッサの低消費電力
- 高基数に基づく選択型高速除算器の構成
- 1桁2ビット/3ビット混合表現を用いた高速冗長2進加減算器の構成法
- 1桁2ビット/3ビット混合表現を用いた高速冗長2進加減算器の構成法
- 1桁2ビット/3ビット混合表現を用いた高速冗長2進加減算器の構成法
- 1桁2ビット/3ビット混合型高性能冗長2進加算器とその乗算器への応用
- 1桁3ビット型冗長2進加算器とその乗算器への応用
- 1桁3ビット型冗長2進加算器とその乗算器への応用
- 1桁3ビット型冗長2進加算器とその乗算器への応用
- ブロック状態実現を用いた状態空間ディジタルフィルタ用高性能マルチプロセッサの低消費電力形アーキテクチャ
- CAS2000-53 / NLP2000-61 1桁2ビット / 3ビット混合表現を用いた高速冗長2進加減算器の開平器への応用
- 1けた2ビット/3ビット混合表現を用いた高速冗長2進加減算器の開平への応用器
- 1桁2ビット/3ビット混合表現を用いた高速冗長2進加減算器
- CAS2000-53 / NLP2000-61 1桁2ビット/3ビット混合表現を用いた高速冗長2進加減算器の開平器への応用
- 第38回計測自動制御学会学術講演会(SICE'99 in Morioka)開催報告