島谷 肇 | 大阪大学大学院基礎工学研究科情報数理系専攻:(現)株式会社東芝
スポンサーリンク
概要
関連著者
-
東野 輝夫
大阪大学大学院情報科学研究科|独立行政法人科学技術振興機構 Crest
-
森岡 澄夫
大阪大学大学院基礎工学研究科情報数理系専攻:(現)日本アイ・ビー・エム株式会社
-
島谷 肇
大阪大学大学院基礎工学研究科情報数理系専攻:(現)株式会社東芝
-
東野 輝夫
大阪大学基礎工学部情報科学科
-
谷口 健一
大阪大学基礎工学部情報科学科
-
森岡 澄夫
大阪大学基礎工学部情報学科
-
谷口 健一
大阪大学基礎工学部情報工学科
-
北嶋 暁
大阪電気通信大学総合情報学部メディアコンピュータシステム学科
-
島谷 肇
大阪大学基礎工学部情報工学科
-
北嶋 暁
大阪大学基礎工学部情報科学科
-
森岡 澄夫
日本電気株式会社システムipコア研究所
-
森岡 澄夫
日本電気システムIPコア研究所
-
東野 輝夫
大阪大学大学院情報科学研究科
-
東野 輝夫
大阪大学 大学院情報科学研究科
-
谷口 健一
大阪大学 基礎工学部
-
北嶋 暁
大阪大学大学院基礎工学研究科情報数理系専攻
-
谷口 健一
大阪大学大学院情報科学研究科
-
森岡 澄夫
大阪大学 大学院基礎工学研究科 情報数理系専攻
-
北嶋 暁
大阪大学 大学院基礎工学研究科 情報数理系専攻
-
島谷 肇
大阪大学 基礎工学部 情報工学科
-
東野 輝夫
大阪大学大学院情報学研究科
著作論文
- in-order実行パイプラインCPUの正しさの自動証明例
- 形式的手法を用いたin-order実行パイプラインCPUの自動設計検証(並列処理)
- 代数的手法を用いたCPU KUE-CHIP2の段階的設計の正しさの自動証明
- 一つのEFSMの複数EFSMによる実現の正しさの一証明法
- 代数的手法を用いたパイプライン方式CPUの設計検証
- 代数的手法を用いたCPU KUE-CHIP2の段階的設計およびその正しさの証明
- in-order実行パイプラインCPUの正しさの自動証明例