湯山 洋一 | 京都大学大学院情報学研究科通信情報システム専攻
スポンサーリンク
概要
関連著者
-
小林 和淑
京都工芸繊維大学工芸科学研究科
-
湯山 洋一
京都大学大学院情報学研究科通信情報システム専攻
-
小野寺 秀俊
京都大学大学院 情報学研究科 通信情報システム専攻
-
小林 和淑
京都工芸繊維大学大学院工芸科学研究科電子システム工学専攻:jst Crest
-
荒本 雅夫
京都大学大学院情報学研究科
-
高井 幸輔
京都大学情報学研究科通信情報システム専攻
-
小林 和淑
東京大学大規模集積システム設計教育研究センター
-
小林 和淑
京都大学大学院情報学研究科通信情報システム
-
小林 和淑
京都大学情報学研究科
-
小野寺 秀俊
京都大学情報学研究科
-
湯山 洋一
京都大学情報学研究科通信情報システム専攻
-
荒本 雅夫
京都大学情報学研究科通信情報システム専攻
-
高井 幸輔
京都大学大学院情報学研究科通信情報システム専攻
-
樋口 昭彦
京都大学大学院情報学研究科
-
岡澤 潤香
日本IBM
-
小野寺 秀俊
京都大学工学部電子工学科
-
小林 和淑
京都大学工学研究科
-
高井 幸輔
京都大学工学部電気電子工学科
-
湯山 洋一
京都大学工学部電気電子工学科
-
小林 和淑
京都大学 情報学研究科
-
小野寺 秀俊
京都大学 情報学研究科 通信情報システム専政
-
荒本 雅夫
京都大学 工学部 電気電子工学科
-
湯山 洋一
京都大学 工学部 電気電子工学科
著作論文
- 機能特化型プロセッサアレーによるSoCアーキテクチャの提案(システムLSIのための先進アーキテクチャ論文)
- 機能特化型プロセッサアレイによるSoCアーキテクチャ
- オンチップグローバル配線における確定的/確率的ノイズとエラー率のモデル化(VLSIの設計/検証/テスト及び一般(デザインガイア))
- オンチップグローバル配線における確定的/確率的ノイズとエラー率のモデル化(VLSIの設計/検証/テスト及び一般(デザインガイア))
- オンチップグローバル配線における確定的/確率的ノイズとエラー率のモデル化(VLSIの設計/検証/テスト及び一般(デザインガイア))
- オンチップグローバル配線における確定的/確率的ノイズとエラー率のモデル化(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 資源共有型VLIWプロセッサの性能評価(FPGAとその応用及び一般)
- 資源共有型VLIWプロセッサの性能評価(FPGAとその応用及び一般)
- 資源共有型VLIWプロセッサの性能評価(FPGAとその応用及び一般)
- A-3-7 動作合成における制約条件の検討
- SystemCのRTL記述を用いたSH互換プロセッサの設計
- SystemCのRTL記述を用いたSH互換プロセッサの設計
- SystemCのRTL記述を用いたSH互換プロセッサの設計
- A-3-9 SystemCを用いたMPEG-4エンコーダの設計
- SystemCとBachを用いたLSI設計手法
- SystemCとBachを用いたLSI設計手法
- SystemCとBachを用いたLSI設計手法
- A-3-13 SystemC を用いたハードウェア・ソフトウェア設計 : SystemC のRTL記述からHDLへの変換
- A-3-12 SystemC を用いたハードウェア・ソフトウェア強調設計