桜井 貴康 | (株)東芝システムLSI技術研究所
スポンサーリンク
概要
関連著者
-
桜井 貴康
東京大学
-
桜井 貴康
Institute Of Industrial Science University Of Tokyo
-
桜井 貴康
(株)東芝システムLSI技術研究所
-
黒田 忠広
慶応義塾大学
-
黒田 忠広
(株)東芝システムLSI技術研究所
-
原 浩幸
(株)東芝SoC研究開発センター
-
原 浩幸
(株)東芝 半導体技術研究所
-
永松 徹
(株)東芝システムLSI技術研究所
-
各務 正一
(株)東芝システムLSI技術研究所
-
各務 正一
(株)東芝半導体技術研究所
-
原 浩幸
(株)東芝マイクロエレクトロニクス技術研究所
-
千葉 明彦
東芝マイクロエレクトロニクス株式会社
-
佐野 文彦
東芝マイクロエレクトロニクス株式会社
-
松井 正貴
株式会社 東芝セミコンダクター社 SoC研究開発センター
-
渡辺 吉規
東芝マイクロエレクトロニクス株式会社
-
藤田 哲也
東芝セミコンダクター社
-
藤田 哲也
(株)東芝soc研究開発センター
-
吉岡 晋一
(株)東芝
-
松田 光司
東芝マイクロエレクトロニクス(株)
-
室田 雅之
(株)東芝ULSI技術研究所
-
大友 吾一
株式会社東芝 セミコンダクター社SoC研究開発センター
-
瀬田 克弘
(株)東芝半導体デバイス技術研究所
-
吉岡 晋一
(株)東芝システムlsi技術研究所
-
大友 吾一
(株)東芝 半導体技術研究所
-
松井 正貴
(株)東芝 半導体技術研究所
-
室田 雅之
(株)東芝システムlsi技術研究所
-
釜谷 幸男
(株)東芝研究開発センター情報・通信システム研究所
-
佐野 文彦
(株)東芝si技術開発センター
-
三田 真二
株式会社東芝
-
鈴木 晃治朗
株式会社東芝
-
畝川 康夫
(株)東芝soc研究開発センター
-
鈴木 晃治朗
(株)東芝, システムLSI技術研究所
-
三田 真二
(株)東芝, システムLSI技術研究所
-
法島 政之
(株)東芝システムLSI技術研究所
-
加古 真琴
(株)東芝システムLSI技術研究所
-
衣川 正明
(株)東芝システムLSI技術研究所
-
中尾 健彦
(株)東芝
-
本山 雅彦
(株)東芝研究開発センター
-
釜谷 幸男
(株)東芝研究開発センター
-
中北 英明
(株)東芝SoC研究開発センター
-
坂上 健二
東芝マイクロエレクトロニクス(株)
-
宮沢 祐一
(株)東芝
-
佐野 文彦
(株)東芝 社会・情報システム社
-
関 敬子
東芝マイクロエレクトロニクス(株)
-
金子 康幸
(株)東芝システムLSI技術研究所
-
大場 義洋
(株)東芝システムLSI技術研究所
-
伊瀬 恒太郎
(株)東芝システムLSI技術研究所
-
小野 雅良
(株)東芝システムLSI技術研究所
-
藤原 国之
(株)東芝システムLSI技術研究所
-
家沼 安喜良
(株)東芝システムLSI技術研究所
-
釜谷 幸男
(株)東芝 研究開発センター、情報・通信システム研究所
-
加沼 安喜良
(株)東芝
-
中北 英明
東芝研究開発センター
-
家沼 安喜良
(株)東芝
-
大場 義洋
(株)東芝アメリカ研究所 リサーチディレクター
-
伊瀬 恒太郎
株式会社東芝 研究開発センター
-
畝川 康夫
(株)東芝
著作論文
- 可変閾値(VT)方式による0.9V 150MHz 10mW二次元離散コサイン変換プロセッサ
- A 0.9V 150MHz 10mW 4mm^2 2-D Discrete Cosine Transform Core Processor with Variable Threshold-Voltage (VT) Scheme
- スピードを維持した50%省電力化回路
- スピードを維持した50%省電力化回路
- 5Gb/s 8×8 ATMスイッチLSI
- マルチメディアLSIに適した専用メモリマクロの設計手法とMPEG2デコーダへの応用
- マルチメディアLSIに適した専用メモリマクロの設計手法とMPEG2デコーダへの応用