塙 敏博 | 筑波大学大学院システム情報工学研究科|筑波大学計算科学研究センター
スポンサーリンク
概要
関連著者
-
塙 敏博
筑波大学大学院システム情報工学研究科|筑波大学計算科学研究センター
-
Hanawa T
筑波大学大学院システム情報工学研究科|筑波大学計算科学研究センター
-
塙 敏博
筑波大学計算科学研究センター
-
朴 泰祐
筑波大学 計算科学研究センター
-
塙 敏博
筑波大学 計算科学研究センター
-
三浦 信一
筑波大学計算科学研究センター
-
佐藤 三久
筑波大学大学院システム情報工学研究科|筑波大学計算科学研究センター
-
佐藤 三久
筑波大学計算科学研究センター
-
佐藤 三久
筑波大学システム情報工学研究科
-
朴 泰祐
筑波大学大学院システム情報工学研究科コンピュータサイエンス専攻
-
佐藤 三久
筑波大学大学院システム情報工学研究科
-
朴 泰祐
筑波大学計算科学研究センター
-
朴 泰祐
筑波大学大学院システム情報工学研究科|筑波大学計算科学研究センター
-
鈴木 良平
筑波大学大学院システム情報工学研究科
-
鈴木 良平
筑波大学大学院 システム情報工学研究科
-
有本 和民
ルネサステクノロジ
-
米元 大我
筑波大学大学院システム情報工学研究科
-
藤野 清次
九州大学工学部
-
児玉 祐悦
(独)産業技術総合研究所
-
有本 和民
(株)ルネサステクノロジシステムソリューション統括本部システムコア技術統括部
-
有本 和民
三菱電機ulsi開発研究所
-
有本 和民
株式会社ルネサステクノロジ システムコア技術統括部
-
李 珍泌
筑波大学大学院システム情報工学研究科
-
有本 和民
(株)ルネサステクノロジ設計開発本部システムコア技術統括部
-
尾上 勇介
九州大学大学院システム情報科学府
-
岡本 高幸
筑波大学大学院システム情報工学研究科
-
三浦 信一
筑波大学大学院システム情報工学研究科
-
原田 知徳
筑波大学大学院システム情報工学研究科
-
三木 康次
筑波大学大学院システム情報工学研究科
-
小泉 仁志
筑波大学大学院システム情報工学研究科
-
坂西 隆之
筑波大学大学院システム情報工学研究科
-
石井 忠俊
株式会社インターデザイン・テクノロジー
-
高見澤 秀久
東芝ソリューション株式会社
-
三浦 信一
筑波大学 計算科学研究センター
-
野中 聡
旭川医科大学耳鼻咽喉科・頭頸部外科学講座
-
野中 源一郎
九州大学薬学部
-
野中 作太郎
九州電気専門学校
-
木村 英明
筑波大学大学院システム情報工学研究科
-
高橋 大介
東京大学情報基盤センター:(現)埼玉大学大学院理工学研究科
-
高橋 大介
筑波大学計算科学研究センター
-
今田 貴之
筑波大学大学院システム情報工学研究科
-
建部 修見
筑波大学計算科学研究センター
-
藏増 嘉伸
筑波大学
-
建部 修見
筑波大学
-
多田野 寛人
筑波大学
-
建部 修見
筑波大 大学院システム情報工学研究科
-
日下 博幸
筑波大学計算科学研究センター|筑波大学大学院生命環境科学研究科
-
多田野 寛人
筑波大学大学院システム情報工学研究科
-
木村 英明
横浜市大市民総合医療センター 炎症性腸疾患センター
著作論文
- 高性能・耐故障マルチリンクEthernet結合システムのNFSへの適用と評価(クラスタとグリッド技術)
- PCI Expressによる省電力・高信頼・高性能通信リンクのためのコミュニケータチップ:PEACH (集積回路)
- ディペンダブルな組込みシステムに適した省電力高性能通信機構(通信とグリッドII)
- OpenMPを用いた並列ベンチマークプログラムによる組込み向けマルチコアプロセッサの評価(ARC-5:並列処理1,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
- 組込み機器向けon-chip/off-chipコア間通信機構の実装と評価 (ディペンダブルコンピューティング)
- 組込み機器向けon-chip/off-chipコア間通信機構の実装と評価 (コンピュータシステム)
- マルチレール相互結合網における通信プロファイリングに基づく性能最適化
- トラフィック量に適応する非対称マルチリンクEthernetトランキング
- PCI Expressによる省電力・高信頼・高性能通信リンクのためのコミュニケータチップ: PEACH
- PCI Expressによる省電力・高信頼・高性能通信リンクのためのコミュニケータチップ: PEACH
- 仮想マシンとSpecCデバイスモデルを統合したデバイス故障エミュレータの実現
- 組込み機器向けon-chip/off-chipコア間通信機構の実装と評価
- 組込み機器向けon-chip/off-chipコア間通信機構の実装と評価
- 組込み機器向けon-chip/off-chipコア間通信機構の実装と評価
- 組込み機器向けon-chip/off-chipコア間通信機構の実装と評価
- 非対称な形状に適応する高バンド幅multi-link Ethernet
- 組込み機器向けon-chip/off-chipコア間通信機構
- 仮想マシンと SpecC デバイスモデルを統合したデバイス故障エミュレータの実現
- 高性能・耐故障マルチリンクEthernet結合システムの性能評価
- ユーザ透過に利用可能な高性能・耐故障マルチリンクEthernet結合システム
- PCI Express による省電力・高信頼・高性能通信リンクのためのコミュニケータチップ : PEACH
- メモリバンド幅に着目したマルチコアノード上のアプリケーション最適化
- 非対称な形状に適応する高バンド幅 multi-link Ethernet
- 演算加速装置に基づく超並列クラスタHA-PACSによる大規模計算科学
- スクリプト言語Xcryptによる格子QCDシミュレーションの最適化
- PCI Expressを用いた通信リンクPEARLにおけるネットワーク管理機構
- MCAPIを用いた組込み向け耐故障分散共有メモリの実装
- MCAPIを用いた組込み向け耐故障分散共有メモリの実装
- 気象モデルの高解像度計算のGPU化
- PCI ExpressネットワークPEARLにおける耐故障機構
- Tightly Coupled Acceleratorsアーキテクチャのための通信機構
- Tightly Coupled Acceleratorsアーキテクチャ向け通信機構の予備評価
- Tightly Coupled Acceleratorsアーキテクチャ向け通信機構の予備評価