バス調停の遅延時間見積もりのための確率的数学モデル (コンピュータシステム)
スポンサーリンク
概要
- 論文の詳細を見る
- 2011-03-18
著者
関連論文
- マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- AS-1-3 システムレベル設計環境System Builderを用いたAES暗号化システムの設計事例(AS-1.高位設計・検証,シンポジウムセッション)
- マルチプロセッサRTOS対応コシミュレータ(システム設計/評価技術)
- Automatic synthesis of hardware sharing communication for design space exploration (集積回路)
- UMLモデルのC言語実装におけるTECSの適用事例
- マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- 分散リアルタイムシステムの端点間処理における応答時間の確率的解析
- 設計空間探索におけるハードウェア共有用通信の自動合成
- 設計空間探索におけるハードウェア共有用通信の自動合成
- マルチプロセッサRTOS対応コシミュレータ(システム設計/評価技術)
- 動作合成とFPGAを利用したCベース協調設計・検証手法
- システムレベル設計環境SystemBuilderを用いたMPEG4デコーダの設計事例(システムオンシリコン設計技術並びにこれを活用したVLSI)
- システムレベル設計環境SystemBuilderを用いたMPEG4デコーダの設計事例(システムオンシリコン設計技術並びにこれを活用したVLSI)
- システムレベル設計向けプロファイラ(システム設計/評価技術)
- システムレベル設計向けプロファイラ(システム設計/評価技術)
- 動作合成とFPGAを利用したCベース協調設計・検証手法(高位合成)
- 動作合成とFPGAを利用したCベース協調設計・検証手法(高位合成)
- バス調停の遅延時間見積もりのための確率的数学モデル (ディペンダブルコンピューティング)
- バス調停の遅延時間見積もりのための確率的数学モデル (コンピュータシステム)
- マルチプロセッサ対応システムレベル設計環境SystemBuilder-MP
- オープンソース組込みシステム向けシミュレータのマルチプロセッサ拡張
- バス調停の遅延時間見積もりのための確率的数学モデル
- バス調停の遅延時間見積もりのための確率的数学モデル
- マルチプロセッサ対応システムレベル設計環境SystemBuilder-MP(ソフトウェアシステム)
- マルチプロセッサ対応システムレベル設計環境SystemBuilderを用いたFPGA向け設計事例 (リコンフィギャラブルシステム)
- 周期タスクの初期位相分布を考慮した応答時間の確率的解析
- マルチプロセッサ対応システムレベル設計環境SystemBuilderを用いたFPGA向け設計事例(設計フレームワーク)
- システムレベル通信モデルにおけるFIFOベース通信チャネルの効率化機構と自動合成(システムレベル設計,デザインガイア2011-VLSI設計の新しい大地-)
- システムレベル通信モデルにおけるFIFOベース通信チャネルの効率化機構と自動合成(システムレベル設計,デザインガイア2011-VLSI設計の新しい大地-)
- リアルタイムシステムにおけるTLBミスの影響調査と改善手法
- リアルタイムシステムにおけるTLBミスの影響調査と改善手法
- リアルタイムシステムにおけるTLBミスの影響調査と改善手法(プロセッサーハードウェア,組込み技術とネットワークに関するワークショップETNET2013)
- リアルタイムシステムにおけるTLBミスの影響調査と改善手法(プロセッサ・ハードウェア,組込み技術とネットワークに関するワークショップETNET2013)