多重並列グループ署名の低消費電力回路アーキテクチャ (VLSI設計技術)
スポンサーリンク
概要
- 論文の詳細を見る
- 2011-03-02
著者
関連論文
- 二段階動作合成によるグループ署名ASICの実装と評価 (VLSI設計技術)
- 効率的なグループ署名を実現する楕円曲線の構成方法
- 二段階動作合成によるグループ署名ASICの実装と評価(設計事例,システムオンシリコンを支える設計技術)
- 効率的なグループ署名を実現する楕円曲線の構成方法
- 効率的なグループ署名を実現する楕円曲線の構成方法
- グループ署名回路のアーキテクチャ最適化
- グループ署名回路のアーキテクチャ最適化
- 候補者のプライバシーを考慮した電子投票
- セキュリティとプライバシを両立させる匿名認証技術について
- ミックスネットについて : 電子データをシャッフルする方法 (符号と暗号の代数的数理)
- シャッフリングによる大規模電子投票システムの実現
- ECにおける暗号技術 (EC(電子商取引)特集)
- インタ-ネットにおけるセキュリティ技術の役割 (インタ-ネット特集)
- 電子承認システムSIGNET
- 多重並列グループ署名の低消費電力回路アーキテクチャ (VLSI設計技術)
- 二段階動作合成によるグループ署名ASICの実装と評価
- 多重並列グループ署名の低消費電力回路アーキテクチャ(アーキテクチャ設計1,システムオンシリコンを支える設計技術)
- 二段階動作合成によるグループ署名回路の早期性能調整法と実装例(グループ署名回路,暗号と情報セキュリティ実装技術論文)
- グループ署名回路のクラウドサーバ/クライアント向け実装方法(招待講演)