電源電圧0.5Vでの低電圧論理回路の高速動作の検討
スポンサーリンク
概要
著者
関連論文
- 固定小数点カウンタとTDCを用いた全ディジタルPLLの提案(研究速報)
- ディジタル余弦波発生回路を用いた分数分周回路(アナログ信号処理)
- 二重素子循環法によるΔΣD/A変換器のデジタルトリミング手法
- 時定数を用いたラッチドコンパレータ回路
- キックバックの影響を低減できる全差動比較器用プリアンプ回路の検討
- A-1-22 キックバックの影響を低減できる全差動比較器の検討(A-1.回路とシステム,一般セッション)
- C-12-20 二重素子循環法によるΔΣD/A変換器のデジタルトリミング手法(C-12.集積回路,一般セッション)
- 二重素子循環法によるΔΣ D/A変換器のデジタルトリミング手法
- 1bit △Σモジュレータを用いたアナログ・ディジタル融合無線伝送(アナログ信号処理)
- 二重積分器を用いたD-A変換器用BIST回路(高性能電子機器を支える次世代高密度実装技術と実装材料技術論文)
- 固定小数点カウンタとTDCを用いた全ディジタルPLLの提案
- △Σモジュレータの低周波ディザ信号に関する検討(研究速報)
- A-1-21 ΔΣモジュレータのディザ信号に関する検討(A-1.回路とシステム,一般セッション)
- デジタル余弦波発生回路を用いた分数分周回路
- A-1-22 エレメント・マッチングを用いたΔΣ型DACの高精度化の検討(A-1. 回路とシステム,一般セッション)
- ΔΣモジュレータを用いた分周回路の一検討
- A-1-24 単調性を有するTDC回路の検討(A-1. 回路とシステム,一般セッション)
- A-1-23 全デジタルPLL用位相検出器の一検討(A-1. 回路とシステム,一般セッション)
- A-3-14 CMOSトランジスタ基板電圧制御回路の一検討(A-3. VLSI設計技術,一般セッション)
- 電源電圧0.5Vでの低電圧論理回路の高速動作の検討
- 電源電圧0.5Vでの低電圧論理回路の高速動作の検討(研究速報)
- RTZ波形の適用によるΔΣD/A変換器のグリッチ雑音の改善
- 発振器を用いたアクチュエータ制御回路の検討
- 位置センサによるアクチュエータの検討