低エネルギー動作に適した超低電圧プロセッサのアーキテクチャ評価 (画像工学)
スポンサーリンク
概要
著者
関連論文
-
低エネルギー動作に適した超低電圧プロセッサのアーキテクチャ評価
-
AS-1-4 製造ばらつきや環境変動を許容するサブスレッショルド回路設計(AS-1.サブスレッショルドCMOS回路技術,シンポジウムセッション)
-
低エネルギー動作に適した超低電圧プロセッサのアーキテクチャ評価
-
サブスレッショルド回路における基板バイアスを考慮したトランジスタのばらつきモデリングとリングオシレータを用いた検証(低消費電力設計,システムオンシリコンを支える設計技術)
-
基板バイアス印加レイアウト方式の面積効率と速度制御性の評価(低消費電力設計,信号処理,LSI,及び一般)
-
基板バイアス印加レイアウト方式の面積効率と速度制御性の評価(低消費電力設計,信号処理,LSI,及び一般)
-
基板バイアス印加レイアウト方式の面積効率と速度制御性の評価(低消費電力設計,信号処理,LSI,及び一般)
-
低エネルギー動作に適した超低電圧プロセッサのアーキテクチャ評価 (画像工学)
-
A-3-17 加算器を用いたsubthreshold回路の設計指針の検討(A-3.VLSI設計技術,一般講演)
スポンサーリンク