多重ループの自動パイプライン化手法とその評価
スポンサーリンク
概要
- 論文の詳細を見る
システム LSI の大規模化,複雑化に対し,C 言語設計による設計期間の短縮及び設計最適化が注目されており、その回路の高速化には,パイプライン処理が有効な方法の一つである.回路規模を大きく増大させることなく,段数分の高速化が得られるからである.しかし,データ依存関係がある多重ループに対するパイプライン化設計は時間を要する.著者等は,動作合成システムの一つである Bach システムにおける動作記述において,自動的に多重ループからデータ依存関係を抽出しパイプライン化を実現するアルゴリズムを研究している。本文ではこのアルゴリズムを幾つかの回路に適用し,その性能を評価する.
- 2014-05-22
著者
-
神戸 尚志
近畿大学大学院総合理工学研究科エレクトロニクス工学専攻システム設計工学研究室
-
神戸 尚志
近畿大学理工学研究科大阪府東大阪市
-
中辻 裕亮
近畿大学大学院総合理工学研究科
-
南部 真宏
三栄ハイテックス(株)
関連論文
- オブジェクト指向を用いたシステムLSI設計手法とその評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- D-18-2 高位合成によるFPGA回路設計の一手法(D-18.リコンフィギャラブルシステム,一般セッション)
- リコンフィギュラブルプロセッサを用いたリードソロモン符号復号化回路の設計(システムオンシリコン設計技術並びにこれを活用したVLSI)
- リコンフィギュラブルプロセッサを用いたリードソロモン符号復号化回路の設計(システムオンシリコン設計技術並びにこれを活用したVLSI)
- オブジェクト指向を用いたシステムLSI設計手法とその評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- Java言語によるシステムLSI設計環境の提案(システムオンシリコン設計技術並びにこれを活用したVLSI)
- Java言語によるシステムLSI設計環境の提案(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 音声認識システムのハードウェア化の一手法 : HMM出力確率計算のハードウェア化(ソフトコア・ハードウェア化, 組込技術とネットワークに関するワークショップ)
- 音声認識システムのハードウェア化の一手法 : HMM出力確率計算のハードウェア化
- 音声認識システムのハードウェア化の一手法 : HMM 出力確率計算のハードウェア化(ソフトコア・ハードウェア化, 組込技術とネットワークに関するワークショップ)
- 音声認識システムのハードウェア化の一手法 : HMM出力確率計算のハードウェア化
- Jackal言語によるシステムLSI設計及び検証環境の構築(システム・論理設計技術,物理設計及び一般)
- リコンフィギュラブル技術によるリードソロモン復号化回路の設計(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 粒子追跡におけるKC法のハードウェア化 : カルマンフィルタ、x^2検定処理の最適化(システムLSI設計及び一般)
- 粒子追跡におけるKC法のハードウェア化 : カルマンフィルタ、x^2検定処理の最適化(システムLSI設計及び一般)
- 粒子追跡技術のハードウェア化の一手法 : 相関値計算部のハードウェア化(ソフトコア・ハードウェア化, 組込技術とネットワークに関するワークショップ)
- 粒子追跡技術のハードウェア化の一手法 : 相関値計算部のハードウェア化(ソフトコア・ハードウェア化, 組込技術とネットワークに関するワークショップ)
- リアルタイム粒子追跡のための階層的パイプライン回路設計(信号処理LSI,信号処理,LSI,及び一般)
- リアルタイム粒子追跡のための階層的パイプライン回路設計(信号処理LSI,信号処理,LSI,及び一般)
- リアルタイム粒子追跡のための階層的パイプライン回路設計(信号処理LSI,信号処理,LSI,及び一般)
- C言語設計によるリアルタイム粒子追跡システム(VLSIの設計/検証/テスト及び一般(デザインガイア))
- C言語設計によるリアルタイム粒子追跡システム(VLSIの設計/検証/テスト及び一般(デザインガイア))
- C言語設計によるリアルタイム粒子追跡システム(VLSIの設計/検証/テスト及び一般(デザインガイア))
- C言語設計によるリアルタイム粒子追跡システム(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 音声認識第1パス部のC言語設計とその最適化(信号処理LSI,信号処理,LSI,及び一般)
- 音声認識第1パス部のC言語設計とその最適化(信号処理LSI,信号処理,LSI,及び一般)
- 音声認識第1パス部のC言語設計とその最適化(信号処理LSI,信号処理,LSI,及び一般)
- メモリアクセス高速化のための回路自動生成の一手法(高位設計,システムオンシリコンを支える設計技術)
- 粒子追跡システムにおける相関値計算回路設計とその評価(高位設計,システムオンシリコンを支える設計技術)
- 動的再構成可能回路におけるJPEGエンコーダ設計とその評価
- 粗粒度動的再構成回路における回路自動生成の手法と評価
- 動的再構成可能回路におけるJPEGエンコーダ設計改良とその評価
- 多重ループの自動パイプライン化手法とその評価
- 粗粒度再構成可能回路自動生成のための高速化手法とその評価(上流設計,システムオンシリコンを支える設計技術)