UML図を用いた設計検証の自動化手法の開発(FPGA高位設計, FPGA応用及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
我々はハードウェア設計開発の効率向上を目的とし, UML図を用いて視覚的なハードウェア設計を行う手法を開発した.本論文ではハードウェア設計における設計検証を視覚的に行い自動化する手法を提案する.当設計手法では,ハードウェアとテストベンチ,そして設計対象のハードウェア仕様の制約条件をUML図を用いて視覚的に表す.次に我々が開発している検証ツールによって制約条件とシミュレーション結果を比較することで,ハードウェア設計から設計検証までの流れを自動化できる.
- 2013-01-09
著者
関連論文
- SCE-MI仕様協調エミュレーション環境およびエミュレーション用モジュール自動生成環境の開発/評価
- SCE-MI仕様協調エミュレーション環境およびエミュレーション用モジュール自動生成環境の開発/評価
- 標準協調エミュレーションモデリングインターフェースSCE-MIのFPGAボードヘの実装試行(コデザイン)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- 標準協調エミュレーションモデリングインターフェースSCE-MIのFPGAボードへの実装試行(コデザイン)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 標準協調エミュレーションモデリングインターフェースSCE-MIのFPGAボードへの実装試行(コデザイン)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 標準協調エミュレーションモデリングインターフェースSCE-MIのFPGAボードへの実装試行(コデザイン)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- UML図を用いたハードウェア設計手法による実証実験と評価
- AllianceVHDLツールセットによるROHM0.18μmチップ試作検証 : 配置配線検証ツールの試行(VLSI設計技術,FPGA応用及び一般)
- AllianceVHDLツールセットによるROHM0.18μmチップ試作検証 : 配置配線検証ツールの試行(VLSI設計技術,FPGA応用及び一般)
- AllianceVHDLツールセットによるROHM0.18μmチップ試作検証 : 配置配線検証ツールの試行(VLSI設計技術,FPGA応用及び一般)
- UMLアクティビティ図のハードウェア記述言語NSLへの動作合成(コンピュータシステム,FPGA応用及び一般)
- UMLアクティビティ図のハードウェア記述言語NSLへの動作合成(コンピュータシステム,FPGA応用及び一般)
- UMLアクティビティ図のハードウェア記述言語NSLへの動作合成(コンピュータシステム,FPGA応用及び一般)
- ハードウェア設計のためのモデルコンパイラ開発と実証実験 : UMLステートマシン図からのハードウェア記述言語の生成(設計技術・アーキテクチャ)
- UMLモデル図からハードウェアを設計する手法による実証実験と評価 (リコンフィギャラブルシステム)
- UMLモデル図からハードウェアを設計する手法による実証実験と評価 (コンピュータシステム)
- UMLモデル図からハードウェアを設計する手法による実証実験と評価 (VLSI設計技術)
- UMLモデル図からハードウェアを設計する手法による実証実験と評価(高位合成と演算応用,FPGA応用及び一般)
- UMLモデル図からハードウェアを設計する手法による実証実験と評価(高位合成と演算応用,FPGA応用及び一般)
- UMLモデル図からハードウェアを設計する手法による実証実験と評価(高位合成と演算応用,FPGA応用及び一般)
- UMLモデル図からハードウェアを設計する手法による実証実験と評価
- UMLモデル図からハードウェアを設計する手法による実証実験と評価
- UMLモデル図からハードウェアを設計する手法による実証実験と評価
- SysMLを用いたモデルベースハードウェア開発の試行(FPGAシステムとハードウェア開発,デザインガイア2012-VLSI設計の新しい大地-)
- RTOSからLinuxへのマイグレーションおよびRTOS教育のためのRTOS on POSIXの開発(リアルタイムオペレーティングシステム,組込み技術とネットワークに関するワークショップETNET2013)
- UML図を用いた設計検証の自動化手法の開発(FPGA高位設計, FPGA応用及び一般)
- UML図を用いた設計検証の自動化手法の開発(FPGA高位設計, FPGA応用及び一般)
- Alliance EDAツールセットとディープサブミクロンプロセス対応λルールベースセルライブラリによるRohmO.18μmチップ試作検証配置配線ツールの試行(物理設計, FPGA応用及び一般)
- Alliance EDAツールセットとディープサブミクロンプロセス対応λルールベースセルライブラリによるRohmO.18μmチップ試作検証配置配線ツールの試行(物理設計, FPGA応用及び一般)
- Alliance EDAツールセットとディープサブミクロンプロセス対応λルールベースセルライブラリによるRohmO.18μmチップ試作検証配置配線ツールの試行(物理設計, FPGA応用及び一般)