分数容量を用いたセルラ送信器用DCO
スポンサーリンク
概要
- 論文の詳細を見る
65nm CMOSを用いたGSM/EDGE送信器用のデジタル制御発振回路(Digitally Controlled Oscillator)を開発した。従来の△Σ変調器を用いずに高い周波数解像度を実現するため、分数容量を提案してDCOに適用した。また、DCO変換利得の微分非線形性(DNL)を低減するため、グランドシールド技術を提案し適用した。その結果、0.6kHzの高解像度と0.12LSBの低いDNLを実現した。開発したDCOをGSM/EDGE送信器に適用した結果、0.9度の低い位相誤差と、-165dBc/Hz以下の受信帯域雑音(3GPP仕様<-162dBc/Hz)を得た。
- 2013-02-27
著者
-
中村 宝弘
(株)日立製作所中央研究所
-
山脇 大造
ルネサスモバイル
-
魚住 俊弥
ルネサスエレクトロニクス株式会社
-
乗松 崇泰
ルネサスモバイル株式会社
-
上田 啓介
ルネサスエレクトロニクス株式会社
-
山脇 大造
ルネサスモバイル株式会社
関連論文
- 24GHz帯動作可能な高イメージ抑圧低雑音増幅回路の構成(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 39.8-43GHz VCOを内蔵したフルレート動作OC-768対応16:1多重・1:16分離LSI
- C-12-45 擬似縦積および段間結合トランスを用いた24GHz帯低電力受信ICの試作(無線通信,C-12.集積回路,一般セッション)
- C-12-1 K帯向け低電力擬似縦積型ミキサの線形性向上の検討(C-12.集積回路,一般セッション)
- 24GHz帯動作可能な高イメージ抑圧低雑音増幅回路の構成(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- C-12-24 誘導電流制御可変インダクタを用いた4.5 GHz VCO(C-12.集積回路C(アナログ),一般講演)
- C-2-48 オンウェハスパイラルインダクタ等価回路モデルの検討(C-2. マイクロ波B(受動デバイス), エレクトロニクス1)
- ISSCC技術トレンド通信ネットワーク技術(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 分数容量を用いたセルラ送信器用DCO