トラヒックシェーパの出力競合特性評価
スポンサーリンク
概要
- 論文の詳細を見る
複数のATMトラヒックを収容するトラヒックシェーパにおいてはセル送出時に出力競合が生じ、この結果セルの出力間隔は理想的にならず、CDV(Cell Delay Variation)が残留してしまう。本論文ではこの競合と、それに伴うセルの遅延量についての性能評価を行った。
- 社団法人電子情報通信学会の論文
- 1995-09-05
著者
関連論文
- ATM網におけるセル無廃棄転送法
- シェーパのアーキテクチャに関する一考察
- ATM技術とIP処理技術を融合した品質保証型スイッチアーキテクチャの提案
- B-6-11 入力バッファ型スイッチにおけるマルチキャスト方式の提案
- B-6-54 大規模ATMスイッチ構成についての一検討
- ACR通知機能を有するABR-UPCの検討
- ABR-VS/VDにおけるBRMセルスケジューリング法の一検討
- ABR-VS/VDのバッファリング効果の評価
- ABR-VS/VDにおけるセグメント間レート情報直接通知方式
- ATM-WANにおけるABR-VSVD制御のフレームワーク
- 輻輳情報直接通知によるVS/VDを用いたABRサービスの性能評価
- ABR-VS/VD配備における一検討
- リーキーバケット型UPCLSIの開発
- ABRサービスにおけるシェーパ,VS/VD配備方法の検討
- 適応型ABR-UPC/NPCの検討
- Dynamic-GCRAのバイナリーモードABRへの適用法の検討
- トラヒックシェーパの出力競合特性評価
- ATM網のUPC/NPC装置におけるリーキーバケットアルゴリズム演算部のエラー監視法
- ユーザシエイパーを考慮したUPC契約と最適CAC
- Leaky Bucketのトラヒック特性評価 : バースト長とバケツ長
- リーキーバケツト通過トラヒツクの多重化特性
- B-7-73 高速パケットスイッチの性能評価
- B-7-74 高速パケットスイッチチップセットの開発
- Longest Prefix Matchキャッシュを用いたIPフォワーディングテーブル検索方法の提案
- B-6-46 高スループット/大容量IPテーブルサーチャー構築法
- B-6-45 Longest Prefix Match/Full Match/Full Match with Mask検索LSIアーキテクチャ
- マルチギガビットIPフォワーダ用50Mpps Longest Prefix Match 検索LSI
- プロセッサの内部キャッシュを用いた高速IPフォワーディングテーブル検索方法
- プロセッサの内部キャッシュを用いた高速IPフォワーディングテーブル検索方法
- 高速LPMキャッシュを用いた大容量IPテーブルサーチ法
- B-6-94 光電子融合型パケットルータの電気バッファ利用状況を考慮したOpenFlowによる経路制御手法の一検討(B-6.ネットワークシステム,一般セッション)
- B-11-6 客とサーバが異なるサービス属性を持つ待ち行列の最適割当戦略(B-11.コミュニケーションクオリティ,一般セッション)
- B-11-5 異なるサービス属性を持つユーザとアクセスポイントの待ち行列モデル化(B-11.コミュニケーションクオリティ,一般セッション)
- 高速1チップマルチレイヤ処理スイッチのプロトタイプ開発