チップオンチップ技術を用いたGaAs on Si低電圧高速PLL周波数シンセサイザーの開発
スポンサーリンク
概要
- 論文の詳細を見る
近年,移動体通信機器は小型化,低消費電力化が進み,それとともにデバイスもまた,多機能,高速低電圧動作が要求されている。本稿では,チップオンチップ技術により異種材料素子であるGaAsプリスケーラICとCMOS PLL ICを1パッケージ化し動作確認をおこなったので報告する。
- 社団法人電子情報通信学会の論文
- 1994-07-25
著者
-
鈴木 裕一
富士通東日本ディジタル・テクノロジ株式会社
-
鈴木 裕一
富士通
-
水越 正孝
富士通株式会社
-
水越 正孝
富士通
-
久保田 幹
富士通
-
兒玉 邦雄
富士通
-
森屋 晋
富士通
-
関根 真一
富士通
-
高田 憲司
富士通
関連論文
- C-3-8 EDF 応答特性の検討
- 移動体通信の小型・高性能・低廉化ニーズにおける高周波回路シミュレーション技術の現状と課題
- チップオンチップ技術を用いたGaAs on Si低電圧高速PLL周波数シンセサイザーの開発
- 16-8 第2世代MUSEデコーダLSIの開発 : 映像
- Si・RFデバイスの低電力技術
- 移動体通信システム向けPLL周波数シンセサイザファミリ (半導体-2-)
- 移動通信向けLSIシリ-ズ--ASTRO ARRAY (マルチメディアを支える電子デバイス)
- 富士通の最新パッケ-ジ技術 (半導体-2-)