リアルタイムシステム向け高速シリアルバス方式
スポンサーリンク
概要
著者
関連論文
-
1A-3 上流設計フェーズでの組み込みシステム性能評価方式の高精度化に関する考察(並列処理と動的再構成技術,一般セッション,アーキテクチャ)
-
D-6-6 組み込みシステムにおける上流設計フェーズでの性能評価方式の検討(D-6. コンピュータシステム,一般セッション)
-
センサーネットワークにおけるノード間距離測定手法の検討と評価(アプリケーション品質,モバイルP2P,ユビキタスネットワーク,アドホックネットワーク,センサネットワーク,一般)
-
A-21-7 ディレイライン測距方式のセンサーノード搭載に向けた課題と検討(A-21.センサネットワーク,一般講演)
-
A-21-6 無線センサーネットワークにおける測距精度改善方式に関する検討(A-21.センサネットワーク,一般講演)
-
B-5-146 無線センサーネットワークにおける測距方式の精度向上の検討(B-5.無線通信システムB(ワイヤレスアクセス),一般講演)
-
B-5-110 UHF帯RFID干渉回避策に関する検討(4) : RFIDリーダライタ機能検証機(B-5. 無線通信システムA(移動通信), 通信1)
-
階層型PCIシステムの性能対策
-
非同期回路の品質評価方法
-
リアルタイムマルチプロセッサシステムにおけるリカバリポイントの設定条件
-
フォールトトレラントシステムのメモリ制御
-
B-9-7 センサーノートにおける動的電力制御方式(B-9. 電子通信エネルギー技術)
-
C-12-4 動的部分リコンフィギュレーションによるメモリ制御方式
-
C-12-16 センサーネットワークノードの低消費電力化方式
-
リアルタイムシステム向け高速シリアルバス方式
-
PIO用シリアルバス制御LSI (特集 21世紀のニーズにこたえる電力・産業システム)
-
D-6-7 動的周波数/電圧制御によるプロセッサの低電圧力方式
-
D-6-4 CompactPCI活線挿抜におけるノイズ低減方式とその解析
-
デジタル回路基板の耐ノイズ性能向上方式
-
D-6-16 拡張性を有する制御装置のH/W試験プログラム方式
-
PCIデバイスのコンフィギュレーション方式 : ハードウェアリソース有効利用のためのアルゴリズム
-
複雑化するASICの設計と検証(2) : ASICの自動論理検証手法
-
複雑化するASICの設計と検証(1) : 市販ソフトコアを使用した論理設計/合成事例
-
A-1-46 プラントコントローラにおけるラインノイズの解析と対策
-
セミ64ビットRISCプロセッサの方式検討
-
キャッシュ性能測定の一手法と考察
もっと見る
閉じる
スポンサーリンク