FPGA上の組合せ回路および順序回路のための新しい論理関数表現法
スポンサーリンク
概要
- 論文の詳細を見る
LUT型FPGA上での組合せ回路の各結線の論理関数を記述するための表現法として、SPD(Sums of Products to be Distinguished)を提案する。また、LUT型FPGA上での順序回路の状態割当を記述し、さらに各結線の論理関数を記述するための表現法として、SPSD(Sums of Products and States to be Distinguished)を提案する。
- 1998-12-10
著者
関連論文
- ぽすたるガイド'97に見る辞書にない漢字
- 並列ベクトル計算機VPP上のHPFの性能評価
- 分散メモリ型ベクトル並列計算機上での高速ソーティングアルゴリズム
- 並列ベクトル計算機VPP上のHPFの性能評価
- 分散メモリ型ベクトル並列計算機上での高速ソーティングアルゴリズム
- 3bit compactionと冗長2進を用いたFPGA向き乗算器
- 3bit compactionと冗長2進を用いたFPGA向き乗算器
- 3bit compactionと冗長2進を用いたFPGA向き乗算器
- FPGA上の組合せ回路および順序回路のための新しい論理関数表現法
- FPGA上の組合せ回路および順序回路のための新しい論理関数表現法
- FPGA上の組合せ回路および順序回路のための新しい論理関数表現法
- 日本・中国・台湾コンピュータ異体字シソーラスの制作
- 「〓」はなぜJIS X O221に含まれているのか : Unicode幽霊字研究
- コンピュータによる書の科学的分析へのアプローチ
- 3分決定グラフを用いた積項集合表現(アルゴリズムと計算量理論)