R440O搭載ボードレベル・シミュレーションの一例
スポンサーリンク
概要
- 論文の詳細を見る
CPUチップR4400を搭載した大規模ボードレベル・シミュレーションを実現できたので報告する。今回のシミュレーションでは、以下の課題を解決し開発装置の品質向上を図った。(1)マルチ構成のMIPS社CPUチップを含む回路モデルの構築。(2)大規模回路の高速シミュレーション。シミュレーションは、NECヨンパチサーバUP4800/680及びそれ以降の製品に適用され、当社製品の品質向上に大きく寄与している。
- 一般社団法人情報処理学会の論文
- 1994-09-20
著者
-
長谷川 拓己
日本電気株式会社
-
長谷川 拓己
日本電気(株)ワークステーション・サーバ事業部 第二技術部
-
成田 宏樹
日本電気株式会社
-
山銅 俊雄
日本電気株式会社
-
高橋 悦男
日本電気株式会社
-
成田 宏樹
日本電気(株)
-
山銅 俊雄
日本電気(株)
-
高橋 悦男
日本電気(株)
関連論文
- 設計支援環境DATEにおける設計モデルの統合化手法
- 設計支援ツールの統合化環境DATEにおける設計知識構造
- R4400搭載ボードレベルシミュレーション事例
- R4400搭載ボードレベルシミュレーション事例
- R4400搭載ボードレベルシミュレーション事例
- R440O搭載ボードレベル・シミュレーションの一例
- ルールベース形配線遅延時間算出プログラムLAVI
- クリティカル・パス遅延検証における統計計算手法
- 見やすさを重視した論理回路図作成システム
- ワークステーション,サーバ筐体開発における3次元CAD導入事例