小面積・低消費電力5Gb/s SerDes マクロの開発
スポンサーリンク
概要
- 論文の詳細を見る
- 2011-03-24
著者
-
山口 久勝
株式会社 富士通研究所
-
山口 久勝
株式会社富士通研究所
-
樋口 智一
富士通LSIソリューション株式会社
-
川原 聡
富士通LSIソリューション株式会社
-
大本 修平
富士通LSIソリューション株式会社
-
立石 桂太
富士通LSIソリューション株式会社
-
富田 安基
株式会社富士通研究所
関連論文
- 5-6.4Gbps 12チャネルプリエンファシス及びイコライザ内蔵トランシーバ(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 25%のロッキングレンジを持つ20GHzインジェクションロックLC分周器(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 25%のロッキングレンジを持つ20GHzインジェクションロックLC分周器
- A 0.8-1.3V 16-channel 2.5Gbps High-speed Serial Transceiver in a 90nm Standard CMOS Process
- 5-6.4Gbps 12チャネルプリエンファシス及びイコライザ内蔵トランシーバ(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 10Gbpsx4-channel CMOSパラレルインターフェース(VSLI一般(ISSCC'03関連特集))
- 25%のロッキングレンジを持つ20GHzインジェクションロックLC分周器(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 小面積・低消費電力の高速シリアルデータ送受信回路
- 小面積・低消費電力5Gb/s SerDes マクロの開発
- 高速I/O向け 10GS/s Flash AD コンバータの性能向上手法の提案と実装