スポンサーリンク
早稲田大学理工学研究科情報・ネットワーク専攻 | 論文
- アプリケーションプロセッサのカーネル記述自動生成手法(プロセッサ向け最適化と開発環境,FPGA応用及び一般)
- アプリケーションプロセッサ向けデータキャッシュ構成最適化システムとその評価(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)
- SIMD型プロセッサコアを対象としたハードウェア/ソフトウェア分割フレームワーク(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)
- D-12-5 Haar-Like特徴を用いたParticle Filterによる人物追跡(D-12.パターン認識・メディア理解,一般講演)
- アプリケーションプロセッサのフォワーディングユニット最適化手法(デザインガアイ2006-VLSI設計の新しい大地を考える研究会)
- アプリケーションプロセッサのフォワーディングユニット最適化手法(システム設計手法,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- アプリケーションプロセッサのフォワーディングユニット最適化手法(システム設計手法,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- 動的フローに適応したネットワークプロセッサの改良とその評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- XMLをベースとしたCDFGマニピュレーションフレームワーク : CoDaMa(FPGAとその応用及び一般)
- XMLをベースとしたCDFGマニピュレーションフレームワーク : CoDaMa(FPGAとその応用及び一般)
- XMLをベースとしたCDFGマニピュレーションフレームワーク : CoDaMa(FPGAとその応用及び一般)
- XMLをベースとしたCDFGマニピュレーションフレームワーク : CoDaMa(FPGAとその応用及び一般)
- ハードウェアIPの応答時間を考慮したプロセッサコアのハードウェア/ソフトウェア分割手法
- ハードウェアIPの応答時間を考慮したプロセッサコア合成システム
- ハードウェアIPの応答時間を考慮したプロセッサコアのハードウェア/ソフトウェア分割手法
- ハードウェアIPの応答時間を考慮したプロセッサコア合成システム
- ハードウェアIPの応答時間を考慮したプロセッサコアのハードウェア/ソフトウェア分割手法(FPGAとその応用及び一般)
- ハードウェアIPの応答時間を考慮したプロセッサコア合成システム(FPGAとその応用及び一般)
- SIMD型プロセッサコアを対象としたハードウェア/ソフトウェア分割フレームワーク(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)
- アプリケーションプロセッサ向けデータキャッシュ構成最適化システムとその評価(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)