スポンサーリンク
中央大学大学院理工学研究科電気電子情報通信工学専攻 | 論文
- C-12-63 CMOS-LNAでNFを最小とするTrサイズの最適化に関する検討(C-12. 集積回路C(増幅回路),一般セッション)
- C-12-28 高周波特性に優れたPADの設計と測定(C-12.集積回路,一般セッション)
- C-12-56 ダミーメタルがオンチップ・スパイラルインダクタに与える影響の検討(C-12. 集積回路AC(RFモデリング),一般セッション)
- C-12-40 オンチップ・スパイラルインダクタの周辺の磁界分布の検討(C-12.集積回路C(アナログ),一般講演)
- C-12-21 高精度なPMOSサンプリングスイッチの構成に関する検討(C-12.集積回路C(アナログ),一般講演)
- C-12-17 チャージポンプ方式降圧型DC-DCコンバータの高効率化に関する検討(C-12.集積回路C(アナログ),一般講演)
- C-12-37 減算器が不要な2ステップフラッシュ形ADCの検討(C-12.集積回路C(アナログ),一般講演)
- C-12-15 ダミーメタルがスパイラルインダクタのQ値に与える影響の検討(C-12.集積回路C(アナログ),一般講演)
- C-12-16 8-bit,5GS/sバイポーラS/H回路の検討(C-12.集積回路C(アナログ),エレクトロニクス2)
- C-2-28 2V動作, 1GHz, A級, CMOSパワーアンプ回路の検討(C-2. マイクロ波A(能動デバイス), エレクトロニクス1)
- C-12-22 カレントミラー回路における電流比ばらつきを低減する構成法(C-12.集積回路C(アナログ))
- 弱反転領域を利用したCMOS基準電圧発生回路の検討
- 素子ばらつきを考慮した, 高精度パイプライン方式A/D変換器の利得誤差低減に関する検討
- 弱反転領域を利用したCMOS基準電圧発生回路の検討(アナログ・デジアナ・センサ,通信用LSI)
- 素子ばらつきを考慮した,高精度パイプライン方式A/D変換器の利得誤差低減に関する検討(アナログ・デジアナ・センサ,通信用LSI)
- A-1-16 1V 以下で動作する, 30Ms/s, MOS S/H 回路における利得誤差、直線性誤差改善の検討
- 5.携帯電話用, 高周波アナログ, アナログ/ディジタル混載LSI(モバイル社会を支える先端技術 : 小型化と使いやすさを極める)
- C-12-28 Si基板上のSpiral InductorにおけるGround Shieldの検討
- C-12-23 1V動作、電流モード、CMOS、S/H回路の検討
- SPICEによる高周波アナログ、アナ/ディジ混載回路の設計手法
スポンサーリンク