岡 佳憲 | 中央大学大学院理工学研究科情報工学専攻
スポンサーリンク
概要
関連著者
-
岡 佳憲
中央大学大学院理工学研究科情報工学専攻
-
榎本 忠儀
中央大学大学院理工学研究科情報工学専攻
-
榎本 忠儀
中央大学大学院理学部研究科情報工学専攻
-
鹿野 裕明
中央大学理工学部情報工学科
-
原田 知親
中央大学大学院理工学研究科情報工学
-
原田 知親
中央大学大学院理工学研究科情報工学専攻
-
樋口 雄貴
中央大学 大学院 理工学研究科 情報工学専攻
-
榎本 忠儀
中央大学 理工学部
-
榎本 忠儀
中央大学理工学部 情報工学科
-
鹿野 裕明
中央大学 大学院 理工学研究科 情報工学
-
岡 佳憲
中央大学 大学院 理工学研究科 情報工学専攻
-
鹿野 裕明
中央大学大学院理工学研究科情報工学専攻
-
樋口 雄貴
中央大学大学院理工学研究科情報工学専攻
-
榎本 忠儀
中央大学 大学院 理工学研究科 情報工学専攻
-
榎本 忠儀
中央大学理工学部
-
榎本 忠儀
中央大学理工学研究所
-
天川 慶太郎
中央大学理工学部情報工学科
-
岡 佳憲
中央大学理工学部情報工学科
-
原田 知親
中央大学理工学部情報工学科
-
伏島 敦史
中央大学大学院理工学研究科情報工学
-
浅野 幸宏
中央大学大学院理工学研究科情報工学
-
天川 慶太郎
中央大学大学院理工学研究科情報工学専攻
著作論文
- CMOSディジタル集積回路の低消費電力技術 : 充放電・貫通電流による消費電力の解析とリーク電流削減回路
- CMOSディジタル集積回路の低消費電力技術 : 充放電・貫通電流による消費電力の解析とリーク電流削減回路
- C-12-55 待機時のデータ保持が可能な待機時低消費電力化技術
- C-12-19 平方根・除算回路とその低消費電力化
- 高速・低電力LSIに向けた動的制御可能な電圧レベル変換器(DCLC)技術とその応用
- 高速・低電力LSIに向けた動的制御可能な電圧レベル変換器(DCLC)技術とその応用
- C-12-37 動的制御可能なDC/DC変換回路と0.13μm-CMOS SRAMへの応用
- C-12-22 SVL を適用した CMOS 加算回路の設計・試作・評価
- C-12-21 SVL を適用した CMOS 乗算回路の設計・試作・評価
- SC-11-9 高速・低電力CMOS LSIに向けた動的制御可能な電圧レベル変換回路(SVL)(SC-11.新概念VLSI : 先進アーキテクチャ,新回路,デバイス技術)
- 待機時、動作時電圧レベルを適応的に可変する電圧レベル変換(SVL)回路を適用した高速・低電力SRAMの設計・試作・評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 待機時、動作時電圧レベルを適応的に可変する電圧レベル変換(SVL)回路を適用した高速・低電力SRAMの設計・試作・評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- C-12-18 弱反転層動作を用いた極低電力 CMOS 論理回路術
- 高速・低電力CMOS LSIに向けた動的制御可能な電圧レベル変換回路(SVL)とその応用(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 高速・低電力CMOS LSIに向けた動的制御可能な電圧レベル変換回路(SVL)とその応用(システムオンシリコン設計技術並びにこれを活用したVLSI)