高前田 伸也 | 東京工業大学大学院情報理工学研究科
スポンサーリンク
概要
関連著者
-
高前田 伸也
東京工業大学大学院情報理工学研究科
-
吉瀬 謙二
東京工業大学大学院情報理工学研究科
-
高前田 伸也
東京工業大学工学部情報工学科
-
吉瀬 謙二
東京工業大学
-
渡邉 伸平
東京工業大学大学院情報理工学研究科
-
藤枝 直輝
東京工業大学工学部情報工学科
-
植原 昂
東京工業大学大学院情報理工学研究科:(現)パナソニック株式会社
-
森 洋介
東京工業大学工学部情報工学科
-
三好 健文
東京大学大学院情報理工学系研究科創造情報学専攻
-
三好 健文
東京工業大学大学院情報理工学研究科|独立行政法人科学技術振興機構
-
佐藤 真平
東京工業大学大学院情報理工学研究科
-
若杉 祐太
東京工業大学大学院情報理工学研究科
-
三好 健文
東京工業大学大学院情報理工学研究科
-
姜 軒
東京工業大学大学院情報理工学研究科
-
藤枝 直輝
東京工業大学大学院情報理工学研究科
-
藤枝 直輝
東京工業大学
-
佐野 正浩
東京工業大学大学院情報理工学研究科
-
笹田 耕一
東京大学大学院情報理工学系研究科
-
川合 秀実
OSASK計画
-
芝 哲史
東京大学大学院情報理工学系研究科
-
曹 哲
東京大学大学院情報理工学系研究科
-
伊藤 宗平
東京工業大学大学院情報理工学研究科
-
曹 哲
東京大学大学院 情報理工学系研究科
-
森 洋介
東京工業大学大学院情報理工学研究科
-
植原 昂
東京工業大学 大学院情報理工学研究科
-
若杉 祐太
東京工業大学工学部情報工学科
-
植原 昂
東京工業大学大学院情報理工学研究科
-
若杉 祐太
東京工業大学 大学院情報理工学研究科
-
笹河 良介
東京工業大学大学院情報理工学研究科
-
笹河 良介
東京工業大学
-
笹田 耕一
東京農工大学大学院工学府
-
笹田 耕一
東京大学:(現)東京大学大学院情報理工学系研究科創造情報学専攻
-
坂口 嘉一
東京工業大学大学院情報理工学研究科
-
植原 [コウ]
東京工業大学 大学院情報理工学研究科
-
佐野 正浩
東京工業大学 大学院情報理工学研究科
-
坂口 嘉一
東京工業大学 工学部情報工学科
-
芝 哲史
東京大学大学院 情報理工学系研究科
-
伊藤 宗平
東京工業大学 大学院情報理工学研究科
-
川合 秀実
Osask 計画
-
笹田 耕一
東京大学大学院 情報理工学系研究科
-
森谷 章
東京工業大学大学院情報理工学研究科
-
小林 良太郎
豊橋科学技術大学情報工学系
-
金子 晴彦
東京工業大学大学院情報理工学研究科
-
アスリ モッハマド
東京工業大学
-
金子 晴彦
東京工業大学
-
小林 良太郎
豊橋科学技術大学 情報工学系
著作論文
- 3K-1 メニーコアプロセッサの高速プロトタイピングシステムScalableCoreの提案(チップマルチプロセッサと並列化技術,学生セッション,アーキテクチャ)
- 小容量FPGAによるスケーラブルなシステム評価環境の構築手法(応用2)
- MIPSシステムシミュレータSimMipsを活用した組込みシステム開発の検討(開発支援・開発手法)
- カウンタ,合計値計算モジュール,7セグメントLEDの点灯制御,乱数生成器,シリアル通信モジュール VHDL/Verilog HDLの基本プログラム集 (特集 オリジナル・ハードウェアが作れる夢のデバイスFPGA ソフトウェア技術者のためのFPGA入門)
- シンプルで効率的なメニーコアアーキテクチャの開発(コンパイラ技術およびメニーコアアーキテクチャ)
- Mieruシステムソフトウェア
- Mieruシステムソフトウェア
- 極めて低コストで効率的なVDECチップ試作・検証システムの開発と応用
- 極めて低コストで効率的なVDECチップ試作・検証システムの開発と応用
- 誤り訂正符号を用いた軽量な高速シリアル通信機構の実装と評価(2010年並列/分散/協調処理に関する『金沢』サマー・ワークショップSWoPP2010)
- 2M-5 マルチコアシステムにおけるルータの実装と評価(ネットワークアーキテクチャ,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
- ScalableCoreシステム2.0の実装と評価(リコンフィギャラブル応用2)
- メニーコアアーキテクチャ研究のためのスケーラブルなHW評価環境ScalableCoreシステム
- 2M-6 メニーコアプロセッサにおけるコア間通信レイテンシ隠蔽手法の検討(ネットワークアーキテクチャ,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
- FPGAによるメニーコアシミュレータScalableCoreシステムの正当性検証 (リコンフィギャラブルシステム)
- FPGAによるメニーコアシミュレータScalableCoreシステムの正当性検証 (コンピュータシステム)
- Mieru システムソフトウェア
- Mieru システムソフトウェア
- FPGAによるメニーコアシミュレータScalableCoreシステムの正当性検証 (VLSI設計技術)
- 4M-7 メニーコアプロセッサ向けプロトタイピングシステムの高速化(チップマルチプロセッサ,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
- メニーコアアーキテクチャ研究のためのスケーラブルなHW評価環境 ScalableCore システム
- 極めて低コストで効率的なVDECチップ試作・検証システムの開発と応用
- 極めて低コストで効率的なVDECチップ試作・検証システムの開発と応用
- FPGAによるメニーコアシミュレータScalableCoreシステムの正当性検証(マルチFPGAシステム,FPGA応用及び一般)
- FPGAによるメニーコアシミュレータScalableCoreシステムの正当性検証(マルチFPGAシステム,FPGA応用及び一般)
- FPGAによるメニーコアシミュレータScalableCoreシステムの正当性検証(マルチFPGAシステム,FPGA応用及び一般)