高速低消費電力パイプラインA/D変換器とその設計手法
スポンサーリンク
概要
著者
関連論文
- シングルエンデッド型構成に基づく低消費電力パイプラインA/D変換器
- オーバーサンプリングA/D変換器の設計およびチップ作製
- アナログ2次元DCT回路と精度適応A/D変換器に基づく画像圧縮CMOSイメージセンサ(固体撮像とその関連技術)
- 2)画像圧縮CMOSイメージセンサとその評価 : センサ上でのアナログ2次元DCT回路による画像符号化性能([情報センシング研究会 情報ディスプレイ研究会]合同)
- 画像圧縮CMOSイメージセンサとその評価 : センサ上でのアナログ2次元DCT回路による画像符号化性能
- 画像圧縮CMOSイメージセンサとその評価 : センサ上でのアナログ2次元DCT回路による画像符号化性能
- アナログ2次元DCT回路とAD変換/可変量子化回路を集積化した画像圧縮イメージセンサ
- アナログ2次元DCT回路を集積化した画像圧縮CMOSイメージセンサ
- 疑似差動方式を用いた10bit 30MSample/s低消費電力パイプラインA/D変換器
- C-12-21 2次の極を考慮したパイプラインA/D変換器のセットリング時間解析モデル(C-12. 集積回路C(アナログ), エレクトロニクス2)
- スキュー補正用マスタースレーブ型DLLの試作と電源電圧依存性の解析
- スキュー補正用マスタースレーブ型DLLの試作と電源電圧依存性の解析(アナログ・ディジアナ・センサ,通信用LSI)
- スキュー補正機能を持つマスタースレーブ型ディレイロックドループの検討
- 冗長4進パイプラインA/D変換器におけるキャパシタミスマッチのディジタル補正手法
- 10bit 120MSample/s 低消費電力パラレルパイプラインA/D変換器
- C-12-20 スキュー補正用マスタースレーブ型ディレイロックドループの検討
- スキュー補正機能を持つマスタースレーブ型ディレイロックドループの検討(アナログ・デジアナ・センサ,通信用LSI)
- 冗長4進パイプラインA/D変換器におけるキャパシタミスマッチのディジタル補正手法(アナログ・デジアナ・センサ,通信用LSI)
- 10bit 120MSample/s低消費電力パラレルパイプラインA/D変換器(アナログ・デジアナ・センサ,通信用LSI)
- タイムインターリーブパイプラインA/D変換器におけるキャパシタミスマッチのディジタル補正値推定手法
- パイプラインA/D変換器におけるキャパシタミスマッチのディジタル補正値推定手法(アナログ・デジアナ・センサ, 通信用LSI)
- パイプラインA/D変換器におけるキャパシタミスマッチのディジタル補正値推定手法
- C-12-31 擬似差動方式を用いた10bit 30MSanple/s低消費電力パイプラインA/D変換器
- C-12-30 パイプラインA/D変換器におけるキャパシタミスマッチのディジタル補正に関する検討
- 高速低消費電力パイプラインA/D変換器とその設計手法
- 高速低消費電力パイプラインA/D変換器とその設計手法
- 高速低消費電力小面積設計手法と並列パイプラインA/D変換器への応用
- 高速A/D変換器の消費電力・実装面積最小化設計手法
- 超高速撮像用画素レベルA/D変換方式の検討
- 超高速撮像用画素レベルA/D変換方式の検討
- 超高速撮像用画素レベルA/D変換方式の検討
- C-12-64 デジタル補正機能を有するシングルエンド型パイプラインA/D変換器の検討
- キャパシタミスマッチ考慮した多点並列A/D変換器の電力最適設計
- アナログ2次元DCT回路と適応的AD変換器に基づく動画像圧縮CMOSイメージセンサ