動的ハイブリッドCEGAR検証器の開発 (理論計算機科学の新展開)
スポンサーリンク
概要
- 論文の詳細を見る
- 2013-08-00
著者
-
山根 智
金沢大学理工学域電子情報学系
-
酒井 誠
金沢大学大学院 自然科学研究科
-
酒井 誠
金沢大学大学院自然科学研究科
-
柳瀬 龍
金沢大学
-
柳瀬 龍
金沢大学大学院自然科学研究科
-
酒井 辰典
金沢大学大学院自然科学研究科
関連論文
- 組込みシステムにおけるハイブリッドオートマトンの形式的手法
- 動的リアルタイムCEGAR(一般セッション)
- 動的リアルタイムCEGAR(一般セッション,一般,フレッシャーズセッション)
- 動的リアルタイムハイブリッド CEGAR による動的再構成可能組込みシステムの設計検証 (計算機科学とアルゴリズムの数理的基礎とその応用)
- 確率時間 WiGAR による PTCTL サブクラスのモデル検査 (計算機科学とアルゴリズムの数理的基礎とその応用)
- 2010年度冬のLAシンポジウム 動的リアルタイムハイブリッドCEGARによる動的再構成可能組込みシステムの設計検証 (計算機科学とアルゴリズムの数理的基礎とその応用--RIMS研究集会報告集)
- DLHAによるCPUとDRPの協調動作の組込みシステムのシステム仕様記述
- DLHAによるCPUとDRPの協調動作の組込みシステムのシステム仕様記述
- 抽象化洗練を用いた時間確率システムに対する形式的検証手法 (アルゴリズムと計算理論の新展開)
- Hybrid Automata Theoretic Specification and Verification of CPU-DRP Reconfigurable Systems (アルゴリズムと計算理論の新展開 : RIMS研究集会報告集)
- 組込みCISCアセンブリプログラムの記号モデル検査
- Java言語による確率時間CEGAR検証器の開発 (理論計算機科学の新展開)
- 動的ハイブリッドCEGAR検証器の開発 (理論計算機科学の新展開)
- 動的組込みシステムの仕様記述言語の開発
- 組込みソフトウェアのアセンブラのSMT検証(システムと信号処理及び一般)
- 組込みソフトウェアのアセンブラのSMT検証(システムと信号処理及び一般)
- 組込みソフトウェアのアセンブラのSMT検証(システムと信号処理及び一般)
- 組込みソフトウェアのアセンブラのSMT検証(システムと信号処理及び一般)
- アセンブリプログラムに対するSMTソルバを使用する有界モデル検査
- 組込みシステムを対象とした線形ハイブリッドオートマトンのモデル検査器の開発と検証
- AspectJを用いたFault-InjectionによるHadoop MapReduceの耐故障処理に関する性能評価
- システムと信号処理サブソサイエティにおける将来展望 : 期待される人材を育成するための方策(パネル討論,システムと信号処理及び一般)
- システムと信号処理サブソサイエティにおける将来展望 : 期待される人材を育成するための方策(パネル討論,システムと信号処理及び一般)
- システムと信号処理サブソサイエティにおける将来展望 : 期待される人材を育成するための方策(パネル討論,システムと信号処理及び一般)
- システムと信号処理サブソサイエティにおける将来展望 : 期待される人材を育成するための方策(パネル討論,システムと信号処理及び一般)
- CISC型組込みアセンブリプログラムのSMTベースの有界モデル検査
- CISC型組込みアセンブリプログラムのSMTベースの有界モデル検査
- 組込みソフトウェアのアセンブラのSMT検証
- 組込みソフトウェアのアセンブラのSMT検証
- アセンブリプログラムに対するSMTソルバを使用する有界モデル検査