束データ方式による非同期式回路のFPGA実装とその性能評価(信頼性,非同期)
スポンサーリンク
概要
- 論文の詳細を見る
非同期式設計は消費電力・不要輻射ノイズ・クロックスキュー等の同期式設計に内在した諸問題を解決することができ近年注目を集めている.また,非同期式設計手法の一つである束データ方式を使うことで同期式設計された既存のIPを有効利用でき,省電力・低ノイズで高速動作が可能なシステムを実現することができる。本稿では,非同期式設計されたディジタル回路をFPGA上のソフトマクロコアと接続するシステムの構築を想定しソフトマクロとの接続法及びIF回路を提案する.加えて,4相束データ方式を使って設計した非同期式IPとFPGA上のソフトマクロとを接続したシステムをFPGA上に試作し動作確認及び同期式設計システムとの性能比較をしたので報告する.
- 2011-05-05
著者
関連論文
- FPGA/SoCにおける高フレキシブルRTOSタスクトレーサIP(ディペンダブルコンピューティングシステム及び一般)
- FPGA/SoCにおける高フレキシブルRTOSタスクトレーサIP(ディペンダブルコンピューティングシステム及び一般)
- バススヌーピング方式によるリアルタイムタスクトレーサIPの開発
- 束データ方式による非同期式回路のFPGA実装とその性能評価(信頼性,非同期)
- D-18-6 非同期式設計によるブロック暗号回路の性能評価(D-18.リコンフィギャラブルシステム,一般セッション)