正帰還補償を用いて線形性を向上したGmアンプの設計手法とそのフィルタ設計への応用(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
スポンサーリンク
概要
- 論文の詳細を見る
100nm以下のプロセスでは、低電圧下での動作が要求される。そのため、入力のダイナミックレンジが減少する。また、トランジスタの出力抵抗が低下するため、高利得のアンプが実現できない。つまり、高精度なアナログ回路を実現することが困難である。そこで、我々は正帰還補償を用いることで、回路の線形性を向上させることを提案する。2次ローパスフィルタを提案する手法で設計することで、高精度を実現できる。
- 2010-07-15
著者
関連論文
- 正帰還補償を用いて線形性を向上したGmアンプの設計手法とそのフィルタ設計への応用 (情報センシング)
- 正帰還補償を用いて線形性を向上したGmアンプの設計手法とそのフィルタ設計への応用(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 降圧型と昇圧型DC-DCコンバータを高速にシミュレーションするプログラム手法の検討(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- C-12-31 電流モードDC-DCコンバータ回路において入出力に依存しない周波数特性を得るためのスロープ補償に関する検討(C-12. 集積回路ACD(メモリ・電源・ばらつき),一般セッション)
- 2V動作, 500MHz CMOSミクサ回路の検討
- MOSトランジスタの高周波モデルに関する検討
- 14-bit,50MS/s,1.8V ADCを実現するビットブロック回路の検討
- C-12-28 高周波特性に優れたPADの設計と測定(C-12.集積回路,一般セッション)
- 2V動作、500MHz CMOS RFフロントエンド回路の検討
- 低電圧, 高速DACの周波数特性改善手法について
- MATLAB/Simulinkを用いたDC-DCコンバータのシミュレーション手法に関する検討(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- MATLAB/Simulinkを用いたDC-DCコンバータのシミュレーション手法に関する検討(アナログ回路,アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 14-bit,50MS/s,1.8V ADCを実現するビットブロック回路の検討
- 降圧型と昇圧型DC-DCコンバータを高速にシミュレーションするプログラム手法の検討(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 2V動作, 500MHz CMOSミクサ回路の検討
- 1V化ビデオ帯電流モードCMSA A/D変換器の ビットブロック回路の設計
- C-12-30 VCO回路のジッタシミュレーションに関する検討
- 1V化 ビデオ帯 電流モードCMOS A/D変換器のビットブロック回路の設計
- 90nmCMOSで何を実現するのか : その1(パッシブ型〓Δ変調器の場合)
- 正帰還補償を用いて線形性を向上したGmアンプの設計手法とそのフィルタ設計への応用(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- V_ばらつきの影響を低減した電流ミラー回路の検討
- A-1-7 昇圧型DC-DCコンバータを高速にシミュレーションする手法およびアルゴリズムに関する研究(A-1.回路とシステム,一般セッション)
- C-12-23 DC-DCコンバータの高速かつ高精度なシミュレーションを実現する手法に関する検討(C-12.集積回路,一般セッション)
- C-12-40 周波数可変範囲の大きい 900MHz CMOS PLL 回路の検討
- 4GS/s 6-bitバイポーラADCの回路構成に関する検討
- サーマルノイズの発生とその回路シミュレーションへの応用
- パイプライン形ADCにおけるディジタルコレクション回路の検討
- パイプライン形A/D変換器におけるディジタルコレクション回路の検討
- ビデオ帯低電圧電流モードサンプルホールド回路の検討
- C-12-24 Passive型ΣΔ変調器に用いるコンパレータの動作速度要求の緩和に関する検討(C-12.集積回路,一般セッション)
- C-12-27 正帰還補償を用いた低電圧動作可能な電流モードOTAの設計(C-12.集積回路,一般セッション)
- 90nm CMOSで何を実現するのか : その2(200MHzローパスフィルタの場合)
- 1MHz,1V出力, 降圧形CMOS DC-DCコンバータの出力回路の検討
- アナログ回路開発における苦楽とは(学生・若手研究会)
- グランドラインでの電圧降下の影響を受けない電流源と入力ディジタル符号に依存する時定数変化のない出力端子構成とを用いたMOS、14ビット、高速DACの検討(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- グランドラインでの電圧降下の影響を受けない電流源と入力ディジタル符号に依存する時定数変化のない出力端子構成とを用いたMOS、14ビット、高速DACの検討(ADCとDAC,アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 次世代, 高機能アナログ回路技術の動向 : 次世代, 高機能アナログ回路技術調査専門委員会活動報告
- DLLループにおける位相比較器デッドゾーンのジッタに対する影響について
- 電流モード,1.5V,30Ms/s,9〜10ビット CMOSサンプル・ホールド回路
- べき指数可変形ガンマ補正回路の開発
- 「低電圧・低消費電力化アナログ回路技術」 -特集号によせて-
- THE Japanese ELECTRONICS INDUSTORY, Wataru Nakayama, William Boulton and Michael Pecht 著, CHAPMAN & HALL/CRC, 定価 : $44.95
- 中央大学理工学部電気・電子工学科杉本泰博研究室(研究室訪問)
- 新しいシュミット・トリガ型発振回路の検討
- C-12-24 200MHzクロック,1.8V動作,10ビットD-A変換器におけるSFDR周波数特性改善の検討
- 2V動作、400Msps CMOS D/Aコンバータ回路の検討
- 並列構成MOS高速ADCの実現可能性について
- I,Q出力を持つMOS低電圧, 高速VCO回路の検討
- 降圧型及び昇圧型電源ICを高速かつ正確に解析するシミュレーション手法に関する研究
- CMOS D-Aコンバータに適用可能な低電圧, 高速電流スイッチ回路の検討
- 標準CMOSプロセスによるRFスパイラルインダクタの特性改善手法
- 光通信用フロントエンド回路の高利得化、広帯域化の検討
- 電流入力、低電圧、高周波分周回路の検討
- VCOにおけるジッタ解析手法について
- ノイズ発生によるSPICEでの雑音解析時の問題について
- 2次スロープ補償を用いたDC-DCコンバータIC回路の研究 (情報センシング)
- C-12-56 SPICEを使わずに機能シミュレータで電源ICの特性を高速かつ正確に解析する手法の検討(C-12.集積回路,一般セッション)
- DC-DCコンバータICを統一的に設計する回路手法の研究 (情報センシング)
- SPICEを使わずに昇圧型DC-DCコンバータの特性を高速かつ正確に解析するシミュレーション手法の研究(学生・若手技術者育成のための研究会)
- SPICEを使わずに昇圧型DC-DCコンバータの特性を高速かつ正確に解析するシミュレーション手法の研究
- 2次スロープ補償を用いたDC-DCコンバータIC回路の研究(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- DC-DCコンバータICを統一的に設計する回路手法の研究(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 電源ICのシステムシミュレーションプログラムの開発