高性能16ビットオリジナルマイコンTLCS9000/16CPUコア(マイクロ・プロセッサ,ニューラルネットワーク)
スポンサーリンク
概要
- 論文の詳細を見る
当社の高位16ビットオリジナルマイコンとしてTLCS9000/16CPUコアを開発した。最近のリアルタイム制御の高度化の要求にこたえ、幅広い機器制御用途に応じられるように、チップ面積、プログラムサイズを節約しつつ、割り込み及び処理の高速化を図った構成になっている。算術/論理演算やビット操作命令の多くは、短縮型で1ワードで表現でき、1CPI(50nsec)で実行する。さらに、64ビットのバンクバスを用いたスーパバンクアーキテクチャでは最大256バンクまで実現し割り込み処理の高速化を図るとともに、C言語のサブルーチンコールでのパラメータ受け渡しも高速に対応している。積和演算命令、最大/最小命令は、DSP(Digital Signal Processor)処理やファジィ制御にも適している。117K素子で4.98mm角である。(1.0μm CMOS 2層AL)
- 社団法人電子情報通信学会の論文
- 1993-04-23
著者
-
小川 直
東芝半導体システム技術センター
-
加沼 安喜良
(株)東芝
-
久間 由利子
(株)東芝半導体システム技術センター
-
矢口 俊行
(株)東芝半導体技術研究所
-
中田 繁治
(株)東芝半導体システム技術センター
-
西村 明
(株)東芝半導体技術研究所
-
小川 直
(株)東芝半導体システム技術センター
-
建部 啓二
(株)東芝半導体システム技術センター
-
西山 隆英
(株)東芝半導体システム技術センター
-
川崎 壮一
(株)東芝半導体システム技術センター
-
加沼 安喜良
東芝半導体技術研究所
-
矢口 俊行
東芝半導体技術研究所
-
中田 繁治
東芝半導体システム技術センター
-
西村 明
東芝半導体技術研究所
-
建部 啓二
東芝半導体システム技術センター
-
西山 隆英
東芝半導体システム技術センター
-
川崎 壮一
東芝半導体システム技術センター
-
西山 隆英
東芝 半導体システム技セ
関連論文
- 5Gb/s 8×8 ATMスイッチLSI
- 155Mb/s対応4ポート入り1チップATM物理層制御用LSI(QPLC)
- 高性能16ビットオリジナルマイコンTLCS9000/16CPUコア(マイクロ・プロセッサ,ニューラルネットワーク)
- 高性能16ビットオリジナルマイコンTLCS9000/16CPUコア
- 155MbpsATM/AAL3/4/5プロトコル処理用LSI
- 32ビットイメ-ジプロセッサT9506のプログラム開発ツ-ル (画像処理VLSIとその応用)
- 32ビットRISCプロセッサTC86R3081 (半導体)
- 32ビットCMOSパイプラインイメ-ジプロセッサT9506 (画像処理VLSIとその応用)