高並列アレイ型プロセッサIMAPCARのアーキテクチャとその技術展望(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
スポンサーリンク
概要
- 論文の詳細を見る
画像の圧縮伸長や認識などのメディア情報処理は、演算性能に対する要求が急昇する一方で、機器の携帯性維持のためには低消費電力であること、また開発期間短縮や保守性向上のためには高い柔軟性が必要であり、こうした高演算性能、低消費電力、そして高い柔軟性といった相反する3つの要求をバランスよく満足できる現実的なアーキテクチャ解の一つがメニーコア構成のプロセッサである。本稿ではその一つの実現例であり、画像認識処理アプリケーション向けに製品化された、128個の4Way VLIWコアをワンチップに集積した高並列SIMDプロセッサIMAPCARの実現に至るまでの研究概要と共に、他分野への展望をも含めたその今後の技術展開について述べる。
- 一般社団法人情報処理学会の論文
- 2007-05-31
著者
関連論文
- 画像認識用並列プロセッサ研究20年の夜明け(平成21年度喜安記念業績賞紹介)
- 車載画像認識のための並列処理アーキテクチャ
- CDT-1-4 SIMD/MIMD動的切替え型プロセッサIMAPCAR2による動画像認識処理(CDT-1.「五感」情報処理 : アプリケーションの展望,チュートリアルセッション,ソサイエティ企画)
- CDT-1-4 SIMD/MIMD動的切替え型プロセッサIMAPCAR2による動画像認識処理(CDT-1.「五感」情報処理:アプリケーションの展望,チュートリアルセッション,ソサイエティ企画)
- AT-1-1 高並列SIMD/MIMD切替え型プロセッサIMAPCAR2による画像認識処理(AT-1. 高並列プロセッサによる高性能メディア信号処理,チュートリアルセッション,ソサイエティ企画)
- 画像認識アプリケーションを用いた動的切り替え可能なSIMD/MIMD型プロセッサのMIMDモードの性能評価(プロセッサアーキテクチャ)
- 動的切り替え可能なSIMD/MIMD型プロセッサにおけるMIMDコアの低コスト実現法(マイクロプロセッサ)
- 動的切り替え可能なSIMD/MIMD型プロセッサにおけるMIMDコアの低コスト実現法(マイクロプロセッサ)
- 画像認識用並列プロセッサ研究20年の夜明け
- 高並列アレイ型プロセッサIMAPCARのアーキテクチャとその技術展望(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- 高並列アレイ型プロセッサIMAPCARのアーキテクチャとその技術展望(低消費電力化技術(2),集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- 3. 車載画像認識のための並列処理アーキテクチャ(最先端メディアプロセッサが拓く映像処理)