1Gbpsフルワイヤセキュリティアクセラレータの開発(セキュリティとトラヒック管理,VPN,NAT,ネットワークセキュリティ,DDoS,P2P及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
1Gbps full-duplexにおいてワイヤスピードで暗号/認証処理を実行できる暗号アクセラレータLSIを開発した.アーキテクチャを最適化することにより,64バイトの最小パケットを含めパケット長に関わらずフルワイヤでIPSEC等の処理を行うことができる.また,プログラマブルなので,単純なIPSECに限らず,セキュアなネットワークの構成要素として幅広い応用が期待できる.
- 社団法人電子情報通信学会の論文
- 2006-09-07
著者
-
浅野 和也
富士通lsiソリューション株式会社
-
青木 智一
富士通LSIソリューション株式会社
-
長友 晃彦
富士通LSIソリューション株式会社
-
菅原 拓
富士通LSIソリューション株式会社
-
橋田 淳一
富士通LSIソリューション株式会社
-
阿部 紀夫
富士通LSIソリューション株式会社
-
片山 徹
富士通lsiソリューション株式会社
-
高木 裕朗
富士通LSIソリューション株式会社
-
堀江 拓光
富士通株式会社
関連論文
- 1Gbps IPsecアクセラレータのルータへの応用(デモ展示・ポスター講演,ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
- 1Gbps IPsecアクセラレータのルータへの応用(デモ展示・ポスター講演,ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
- 1Gbps IPsecアクセラレータのルータへの応用(デモ展示・ポスター講演,ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
- 1Gbps IPsecアクセラレータのアーキテクチャ(デモ展示・ポスター講演,ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
- 1Gbps IPsecアクセラレータのアーキテクチャ(デモ展示・ポスター講演,ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
- 1Gbps IPsecアクセラレータのアーキテクチャ(デモ展示・ポスター講演,ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
- IPsecをBITW (Bump In The Wire)実装したセキュリティモジュールの開発(セキュリティ,一般,オーバーレイネットワーク,VPN,DDoS,ネットワークセキュリティ,P2P通信,ネットワークソフトウェア,一般)
- 1Gbpsフルワイヤセキュリティアクセラレータの開発(セキュリティとトラヒック管理,VPN,NAT,ネットワークセキュリティ,DDoS,P2P及び一般)
- IP/IPsec通信高速処理エンジンLSIセット (特集:システムLSI) -- (応用分野:コミュニケーション/ネットワーク)