並列プロセサによるハイビジョン信号のリアルタイム処理 : 画像処理・コンピュータビジョン
スポンサーリンク
概要
- 論文の詳細を見る
This paper describes realtime processing systems of HDTV signals using parallel processors. An HD-VSP system and an HDTV programmable codec are introduced here. For conventional TV signal processing, a basic parallel processors architecture is already established. In addition to the basic architecture, data rate conversion technique is employed to reduce high sampling rate of HDTV signals. Furthermore, on the HDTV programmable codec, accelerators are combined with parallel processors to realize higher performance. Total performance of the HD-VSP system is 2.5 GOPS and that of the HDTV programmable codec is 15 GOPS at maximum.
- 社団法人映像情報メディア学会の論文
- 1992-06-24
著者
-
民谷 一郎
日本電気株式会社c&cシステム研究所
-
野垣 智士
日本電気株式会社c&cシステム研究所
-
矢野 光治
日本電気 情報メディア研
-
矢野 光治
日本電気(株)c&cシステム研究所
-
矢野 光治
日本電気株式会社C&Cシステム研究所
-
矢野 光治
日本電気株式会社c&cシステム研究所
関連論文
- 1チップMPEG-2 MP@MLビデオ符号化LSIの開発
- 実時間動画像処理プロセッサLSI : 電子装置 : 画像表示
- 5)並列プロセッサによるハイビジョン信号のリアルタイム処理(画像処理・コンピュータビジョン研究会)
- 並列プロセサによるハイビジョン信号のリアルタイム処理 : 画像処理・コンピュータビジョン
- 21-3 デジタルSNG用ビデオコーデック
- マッピングパラメータによる動き補償と任意形状の直交変換を用いた画像符号化 : 画像通信システム
- 13-10 サイドパネル可変圧伸による画面のワイド化
- 13-6 2次元完全再構成フィルタバンクを用いた走査変換方式
- 高能率符号化技術の動向 (高能率符号化技術特集)