B-ISDN 622Mb/sユーザ・網インタフェース用0.5μm低消費電力BiCMOSゲートアレイ
スポンサーリンク
概要
- 論文の詳細を見る
B-ISDN 622Mb, sユーザ・網インタフェース用0.5μmBiCMOSゲートアレイを開発した。本ゲートアレイは、3KゲートのECLマスタと500KゲートのCMOSマスタを備えており、+3.3V/-2Vの両電源方式によってECL/TTL/CMOS混在I/Fを低消費電力で実現できる。さらに、622MHz ECL I/Oバッファの回路をこの電源方式に最適化することにより、入力バッファを10mW、出力バッファを20mWで実現した。本ゲートアレイを用いて1チップで実現した622Mb, sユーザ・網インタフェースLSIの消費電力は2.9Wである。
- 社団法人電子情報通信学会の論文
- 1994-07-25
著者
-
須田 核太郎
三菱電機ULSI開発研究所
-
加藤 周一
三菱電機システムlsi開発研究所
-
早川 康
三菱電機システムLSI開発研究所
-
埴渕 敏明
三菱電機システムLSI開発研究所
-
沢田 圭一
三菱電機システムLSI開発研究所
-
植田 昌弘
三菱電機システムLSI開発研究所