全域通過回路を用いたIIRディジタルフィルタの阻止域減衰量指定設計法
スポンサーリンク
概要
- 論文の詳細を見る
本論文では, 全域通過回路を用いたIIRディジタルフィルクの阻止域減衰量指定設計法を提案している。この設計法は, Remezのアルゴリズムを応用して, 阻止域の振幅誤差を設定し, 通過域の振幅誤差を最小化することによって任意に設定された阻止域減衰量を有するフィルタを構成するものであり, 設計例によってその有効性を示している。
- 社団法人電子情報通信学会の論文
- 1998-01-25
著者
関連論文
- 逆チェビシェフ特性を有する複素R^iCRフィルタの構成(研究速報)
- 差動電流増幅器を用いたトランスコンダクタの線形化手法
- ダーリントン回路を用いた高周波モノリシックフィルタの構成
- 線形入力範囲の改善を図った集積化用 VCCS の構成とそのフィルタへの応用
- ミラー積分器を用いた高周波モノリシック積分回路の構成とそのフィルタへの応用
- 損失を有する複素係数フィルタの受動実現
- 損失を有するトランスを用いた複素フィルタの構成
- ジャイレータを用いた3相複素係数フィルタの構成とその能動シミュレーション
- 2つのソース結合対を用いたトランスコンダクタの構成
- 制御テール電流源を用いた高線形化CMOSトランスコンダクタの構成
- 連立チェビシェフ特性を有する複素R^iCRフィルタの構成とその能動シミュレーション(アナログ信号処理)
- 連立チェビシェフ特性を有する複素R^iCRフィルタの構成とその能動シミュレーション
- 変成器を含まない受動複素フィルタの近似的構成に関する一考察
- Exponential回路を用いたトランスコンダクタの構成(アナログ信号処理)
- 複素係数フィルタの周波数特性測定における測定誤差の定量的考察
- 複素係数フィルタの周波数特性の測定法に関する一考察(多次元信号処理とその応用・実現論文小特集)
- 周波数変換に基づく複素伝達関数の構成とその受動実現
- マルチテール技術に基づくトランスコンダクタの一構成法
- 発振周波数範囲の広い電圧制御発振器
- 全域通過回路を用いたIIRディジタルフィルタの阻止域減衰量指定設計法
- 損失を有するLCフィルタの少数の能動素子によるシミュレーション
- 最少キャパシタ構成LR両終端奇数次LCフィルタの構成法とそのFDNRによるシミュレーション
- 複素係数フィルタをもとにした実係数フィルタの一構成法
- LR両終端形LCフィルタの構成とその能動回路(GIC)によるシミュレーション