低電力32Mビット・ページモードマスクROM
スポンサーリンク
概要
- 論文の詳細を見る
チップ面積及び消費電流の増大を大幅に抑制した32Mビット・ページモードマスクROMを開発した. 高速, 低消費電流化の為に新規バンク選択方式メモリアレイ, 新規ページモード読み出し方式, バーストモードデコーダを開発した. その結果, マスクROMの特徴を損なうことなく1層アルミ1層ポリシリコンのシンプルなプロセスにてバーストアクセス20ns, 動作電流25mAを実現した.
- 社団法人電子情報通信学会の論文
- 1996-08-23
著者
-
堀田 泰裕
シャープ株式会社 Ic天理事業本部 メモリー技術センター
-
河内 修一郎
シャープ株式会社 IC天理事業本部 メモリー技術センター
-
松山 隆介
シャープ株式会社 IC天理事業本部 メモリー技術センター
-
岡田 幹郎
シャープ株式会社 IC天理事業本部 メモリー技術センター
-
次田 博
シャープ株式会社 IC天理事業本部 メモリー技術センター