A Complete Single-Chip GPS Receiver with 1.6-V 24-mW Radio in 0.18-um CMOS(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
スポンサーリンク
概要
- 論文の詳細を見る
0.18um-CMOSプロセスにてRadio部とベースバンドロジック部とを混載した1チップGPSレシーバを開発した。チップ面積は6.3x6.3mmでRadio部は2.3x2.Omm、電源電圧は1.6-2.0Vである。1チップLSIにはRFフロントエンド、PLL、IF機能ブロック、500Kゲートのベースバンドロジック、マスクROM、SRAMおよびデュアルボートSRAMを搭載している。標準状態での消費電力は57mW、最小入力感度は-152dBmを達成した。また、基板ノイズ対策を施すことによりデジタルからのノイズの影響を小さくし、外付けLNAなしで高感度のGPSレシーバを開発した。
- 社団法人電子情報通信学会の論文
- 2003-08-14
著者
-
片倉 雅幸
ソニー株式会社
-
飯塚 浩
ソニー株式会社マイクロシステムズネットワークカンパニー
-
門山 隆英
ソニー
-
鈴木 仁人
ソニー
-
鈴木 仁人
ソニー株式会社マイクロシステムズネットワークカンパニー
-
門山 隆英
ソニー株式会社マイクロシステムズネットワークカンパニー
-
佐生 登
ソニー株式会社マイクロシステムズネットワークカンパニー
-
永瀬 郁穂
ソニーセミコンダクタ九州株式会社
-
薄窪 秀昭
ソニーセミコンダクタ九州株式会社
-
片倉 雅幸
ソニー株式会社マイクロシステムズネットワークカンパニー
-
永瀬 郁穂
ソニーセミコンダクタ株式会社
関連論文
- 多段接続/スタガ動作による、広帯域・高精度利得制御回路の検討
- CMOS高速ADCとCMOS RF回路の動向と課題
- Twin PLL 型R-Dコンバータ
- R-Dコンバータ複素信号処理に出会う
- A Complete Single-Chip GPS Receiver with 1.6-V 24-mW Radio in 0.18-um CMOS(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- A Complete Single-Chip GPS Receiver with 1.6-V 24-mW Radio in 0.18-um CMOS(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- アナログ回路による複素信号処理
- 光空間伝送受信回路用BPFの設計
- エミッタ結合マルチバイブレータの周波数精度とジッタに関する一考察
- 局部発振回路からの電磁結合によるセルフミキシング起因の直流オフセット問題と8の字インダクタの提案
- アナログは想像力-トラブルシュートもまた楽し
- 357Mb/sスループットを実現する1V 90nm TransferJet^向けSoC(アナログ・無線技術,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 357Mb/sスループットを実現する1V 90nm TransferJet^向けSoC(アナログ・無線技術,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 357Mb/sスループットを実現する1V 90nm TransferJet^向けSoC
- 357Mb/sスループットを実現する1V 90nm TransferJet^向けSoC