鎖状能動RLC帯域通過フィルタ : エミッタホロワの入力容量、出力抵抗、利得の補償
スポンサーリンク
概要
- 論文の詳細を見る
本文は、帰還係数を含む鎖状能動RLC帯域通過フィルタの能動素子をエミッタホロワを用いて構成し、エミッタホロワの入力容量、出力抵抗、利得が減衰特性に与える影響とその補償方法を検討する。一例として、10次バタワース帯域通過フィルタを構成し、提案する補償方法の有効性を計算と実験により確かめている。
- 社団法人電子情報通信学会の論文
- 1996-06-24
著者
-
深井 澄夫
佐賀大学理工学部電気電子工学科
-
石川 弘文
佐賀大学
-
深井 澄夫
佐賀大学 理工学部
-
石川 弘文
佐賀大学 理工学部
-
石川 弘文
佐賀大学理工学部
-
坪井 直己
佐賀大学理工学部
-
深井 澄夫
佐賀大
-
坪井 直己
佐賀大学 理工学部
-
深井 澄夫
佐賀大学理工学部
関連論文
- FPGAを用いた位相差計測用自動振幅調整回路の設計
- 単一回路によるニューロンMOSコンパレータに関する一考察
- 対称関数を実現する多入力ニューロンMOS可変論理回路(電子回路)
- ニューロンMOS可変論理回路の提案
- 自習システムを用いた集積回路設計教育プログラム
- ニューロンMOSカレントミラーに組み込むトランスレジスタンスアンプの提案
- C-12-45 νMOSカレントミラーの周波数特性について(C-12. 集積回路C(アナログ回路),一般セッション)
- ニューロンMOSカレントミラー回路の応用に関する一検討
- ニューロンMOSを用いた4値Tゲートに関する研究(ニューロハードウェア,「ニューロハードウェア」及び「一般」)
- 完全差動型増幅器を用いたニューロンMOSカレントミラー
- 改良型ニューロンMOSカレントミラーの提案(アナログ回路技術ショートノート-アナログ回路技術の創造と伝承を目指して-)
- FG-MOSを用いた多値SRAMの検討
- D-15-14 インターネットを利用したLSI設計自習システムの整備(D-15. 教育工学, 情報・システム1)
- インターネットを利用したアナログ集積回路解析に関する一検討
- FG-MOSを用いたコンパレータの設計
- FG-MOSによる多入力可変論理回路の提案
- 縦積み2段構成による増幅器の検討
- GB積補償によるRCアクティブフィルタの周波数特性改善
- 3次有極形能動RCフィルタにおける有限GB積の補償について
- C-12-29 4値シフトレジスタの検討(C-12. 集積回路ACD(メモリ・電源・ばらつき),一般セッション)
- FG-MOSを用いた4値SRAMに関する研究
- 多出力ニューロンMOSカレントミラーに関する研究
- ニューロンMOSを用いた4値SRAMの検討(ニューロハードウェア,ニューロハードウェア,一般)
- 超電導コイルの交流損失測定用位相差計測回路
- 佐賀大学におけるアナログ・デジタルLSI設計自習環境を使用したLSI設計教育
- 佐賀大学におけるLSI設計教育環境の構築
- ニューロンMOSFETを用いた可変論理回路の検討
- 位相差計測回路を用いた超電導コイルの測定
- C-8-4 超電導コイルの交流損失測定に用いる位相差計測回路(C-8. 超伝導エレクトロニクス,一般セッション)
- ニューロンMOSを用いた同相信号除去比の改善
- 改良型ニューロンMOSカレントミラーに関する研究
- A-1-23 位相差計測回路の設計(A-1. 回路とシステム, 基礎・境界)
- チャネル長変調効果を低減するニューロンMOSカレントミラー回路の検討
- ディジタル自動振幅調整回路による位相差計測回路
- Sallen-Key 3次能動フィルタの設計
- A-1-49 乗算器を用いた位相差拡大回路
- ニューロンMOSカレントミラー回路
- 駆動点関数を用いた鎖状能動フィルタの設計について(II)
- 位相差拡大回路を付加した微小位相差自動計測回路
- ニューロンMOSカレントミラー回路におけるチャネル長変調効果の低減方法について
- 駆動点関数を用いた鎖状能動フィルタの設計について
- 素子感度の絶対値和の最小値が零になる能動フィルタについて(III) : 加減算器を用いた有極形能動フィルタ
- 半一様損失LCフィルタを基にした能動RCフィルタの一構成
- 素子感度の絶対値和の最小値が零になる能動フィルタについて(II) : 加減算器を用いた構成
- 抵抗レス加減算器を用いたリープフロッグフィルタ
- 素子感度の絶対値和の最小値が零になる能動フィルタについて
- 微小位相差計測回路の自動振幅調整について
- OTAを用いた微小位相計測回路
- 位相差分波回路について
- LCフィルタを負性ジャイレータにより変換した回路の抵抗感度について
- LCフィルタの低素子感度シミュレーション
- 負性ジャイレータによる回路変換を用いた能動RC帯域通過フィルタ
- 帰還係数を持つ鎖状能動RC回路によるフィルタ特性の実現
- 鎖状能動RLC帯域通過フィルタ : エミッタホロワの入力容量、出力抵抗、利得の補償
- 帰還係数を含む鎖状能動RC回路によるバタワースフィルタの回路関数について
- 抵抗レス加減算器を用いた低素子感度能動フィルタ
- スイッチトレジスタにおける新しいPLL形プリチュ-ン回路の提案
- Horn・Moschytzの能動イミタンス回路における演算増幅器GB積の影響
- 鎖状回路による能動RLC帯域通過フィルタ
- ニューロンMOSFETとトランスインピーダンスアンプを用いた高性能CMOSカレントミラー回路の提案
- トランスインピーダンスアンプを用いた低電圧カレントミラー回路の提案
- SCC回路に用いる利得可変形OTAの提案
- 演算増幅器のGB積による共振回路を用いた能動RCフィルタ
- 損失を有するLCフィルタの素子感度に関する一考察
- 帰還係数を含む鎖状能動RCフィルタによるチェビシェフ特性の実現
- SCC回路に用いる利得可変形OTAの提案
- 一般の複数個の抵抗を実現するスイッチト・レジスタ回路
- 異なる抵抗を実現するスイッチトレジスタ回路(技術談話室)
- スイッチトレジスタ回路におけるクロックフィ-ドスル-効果の補償方法
- スイッチトレジスタを用いた3次低域通過フィルタ(技術談話室)
- 能動RLC帯域通過フィルタ : 素子値の拡がりと帯域幅可変性について
- 能動イミタンス回路における有限 GB 積の影響
- アナログフィルタ回路解析プログラム
- スイッチトレジスタにおけるSC形プリチュ-ン回路の補償
- スイッチトレジスタにおける線形性の改善
- 高次アドミタンス回路と加減算器を用いたLCフィルタシミュレ-ション
- 素子数の少ない低素子感度6次帯域通過能動RCフィルタ
- 鎖状能動RC回路と等価な縦続形回路
- 最少リアクタンス素子による有極形能動RLC帯域通過フィルタ
- 有極形RLCフィルタを基にした能動RCフィルタ--OPアンプの有限GB積と寄生容量の影響に関する検討
- 有極形RLCフィルタを基にした能動RCフィルタの一構成
- 負性ジャイレータによる回路変換を用いた能動RC帯域通過フィルタ : 等容量のコンデンサを用いた一構成
- 負性ジャイレータによる回路変換を用いた能動RC帯域通過フィルタ
- 負性ジャイレータによる回路変換を用いた能動RC帯域通過フィルタ : 演算増幅器のGB積の影響の補償