広いサーチ範囲の動き検出回路及び81MOPSコンローラを内蔵した1.2WシングルチップMPEG2 MP@MLビデオエンコーダLSI
スポンサーリンク
概要
- 論文の詳細を見る
動き検出回路及びコントローラを含むシングルチップMPEG2 MP@MLビデオエンコーダLSIを開発した。動き検出回路は、2種類の適応アルゴリズムにより、演算量を従来のフルサーチブロックの0.5%に削減しながら、広大なサーチ範囲(最大水平±288、垂直±96)を実現している。更にパイプライン、各回路、データ転送などの最適化により低消費電力化(1.2W@3.3V)を達成すると共に少ない外部メモリー(32Mbit)によるエンコードを実現した。LSIは0.4μmCMOSプロセスを用いて製造され、チップサイズは13.7mm×12.4mm、Tr数は、450万Trである。
- 社団法人電子情報通信学会の論文
- 1998-04-23
著者
-
福田 督也
ソニー株式会社
-
福田 督也
セミコンダクターカンパニーシステムlsi部門
-
鈴木 秀二
セミコンダクターカンパニーシステムlsi部門
-
石居 俊之
(株)メディアプロセッシング研究所
-
小倉 英史
(株)メディアプロセッシング研究所
-
高嶋 昌利
(株)メディアプロセッシング研究所
-
平中 大介
(株)メディアプロセッシング研究所
-
石川 敏郎
セミコンダクターカンパニーシステムLSI部門
-
柳田 幸雄
セミコンダクターカンパニーシステムLSI部門
-
石川 敏郎
ソニー(株)セミコンダクタ・カンパニー
関連論文
- 低ビットレートディジタルVTRの実験
- 28.6Mbps NTSC信号のディジタル磁気録画実験報告
- CCD-V8(8ミリビデオ)のICシステム
- 7)CCDカメラ用1チップDSP(コンシューマエレクトロニクス研究会)
- CCDカメラ用1チツプDSP : コンシューマエレクトロニクス
- 広大なサーチ範囲(H±288,V±96)と、コンスーマに必要な多くの機能を1チップに実現したMPEG2MP@MLビデオエンコーダLSI
- 広大なサーチ範囲(H±288, V±96)と、コンスーマに必要な多くの機能を1チップに実現したMPEG2 MP@MLビデオエンコーダLSI
- 広いサーチ範囲の動き検出回路及び81MOPSコントローラを内蔵した1.2WシングルチップMPEG2 MP@ML ビデオエンコーダLSI
- 広いサーチ範囲の動き検出回路及び81MOPSコンローラを内蔵した1.2WシングルチップMPEG2 MP@MLビデオエンコーダLSI
- 広いサーチ範囲の動き検出回路及び81MOPSコンローラを内蔵した1.2WシングルチップMPEG2 MP@MLビデオエンコーダLSI
- 600mW 1チップMPEG2ビデオデコーダ
- 21世紀への提言 : MPEG2の設計経験から
- 21世紀への提言 : MPEG2の設計経験から
- 21世紀への提言 : MPEG2の設計経験から
- 21世紀への提言 : MPEG2の設計経験から
- 21世紀への提言 : MPEG2の設計経験から
- 21世紀への提言 : MPEG2の設計経験から